- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
光纤通信验箱芯片资料
1、MC10116芯片管脚功能图与逻辑图
MC10116是一个双通道的驱动器,4、5脚输入相应的2、3脚输出,为一个通道;9、10脚 输入相应的6、7脚输出,为第二个通道。
2、OP07放大器芯片管脚图与逻辑图
OP07是一个高性能的低频运算放大器,放大信号的频率低于600KHz,2、3脚输入相应的6脚输出。典型应用如下图所示。
3、SN75107放大器芯片管脚图与逻辑图
75107是一个高性能的、双通道的比较器。
4、MAX435放大器芯片管脚图与逻辑图
MAX435是高性能的视频宽带放大器,可单端或双端输入、输出。2、6脚输入,9、13脚输出。
5、MAX404放大器芯片管脚图与逻辑图
MAX404是一个高性能的低阻抗输出放大器,主要应用于视频输出级放大器。2、3脚输入,6脚为输出。
MAX435管脚分布图
MAX435典型应用图
5、HFBR1414T光发送和HFBR2416光接收模块的应用
HFBR1414T和HFBR2416T是一对高性能的数据光纤通信传输模块,采用多模光纤传输。
MAX435典型应用图
6、光收发一体模块的应用
主要应用于高速的数据传输,采用单模光纤,传输距离长。
7、75452的管脚功能与典型应用
75452是电流驱动器,可直接用作数字光发送机的驱动电路。
8、MAX232的管脚功能与典型应用
MAX232是TTL电平到RS232电平的转换芯片,其中有两个通道。
9、PBL38710的管脚功能与典型应用
PBL38710是爱立信公司推出的用户接口电路,完成二四线转换等功能。
10、PCM编解码芯片:TP3067
一、原理框图
二、引脚符号
符号 功 能
VPO+ 接收功率放大器的同相输出
GNDA 模拟地,所有信号均以该引脚为参考点
VPO- 接收功率放大器的倒相输出
VPI 接收功率放大器的倒相输入
VFRO 接收滤波器的模拟输出
VCC 正电源引脚,VCC = +5V士5%
FSR 接收帧同步脉冲,FSR为8kHz脉冲序列。
DR 接收帧数据输入.PCM数据随着FSR前沿移入DR
BCLKR\CLKSEL 在FSR的前沿后把数据移入DR的位时钟,其频率可从64kHz至2.48MHz。
MCLKR\PDN 接收主时钟,其频率可以为1.536MHz、1.544MHz或2.048MHz.
MCLKX 发送主时钟,其频率可以是1.536MHz,1.544MHz或2.048MHz.它允许与MCLKR异步,同步工作能实现最佳性能。
BCLKX PCM数据从DX上移出的位时钟,频率从64kHz至2.048MHz,必须与MCLKX同步。
DX 由FSX启动的三态PCM数据输出。
FSX 发送帧同步脉冲输入,它启动BCLKX并使DX上PCM数据移到DX上。
ANLB 模拟环回路控制输入,在正常工作时必须置为逻辑“0”,当拉到逻辑“1”时,发送滤波器和前置放大器输出被断开,改为和接收功率放大器的VPO+ 输出连接。
GSX 发送输入放大器的模拟输出。用来在外部调节增益。
VFXI- 发送输入放大器的倒相输入。
VFXI+ 发送输入放大器的非倒相输入。
VBB 负电源引脚,VBB = -5V ± 5% 。
11、HDB3编解码芯片:CD22103
一、原理框图
二、管脚功能
第1脚:NRZI — 发端非归零码输入脚
欲需进行HDB3编码的非归零输入数据,它被编码时钟CP1的下降沿定位。
第2脚:CP1—发端编码时钟输入脚
对NRZI数据编码的输入时钟。
第3脚:AMI/HDB3—码变换方式选择输入脚,
若AMI / HDB3=L,为NRZ-AMI编译码;
若AMI/HDB3=H,为HDB3编译码。
第4脚:NRZO — 收端非归零码输出脚
译码后非归零数据,它定位于CP2上升沿。
第5脚:CP2 — 收端解码时钟输入脚
对AIN、BIN数据进行解码的时钟信号。
第6脚:SET — 输入HDB3码连零告警置位端。
第7脚:AIS — HDB3码连零告警输出端。当SET = L时,译码计数器清零,此后若
AIS=L,表示前段在SET = H期间译码过程中出现不少于3个“0”;若AIS=H,表示出现少于3个“0”。当SET = H时,使译码计数器工作,进行连“0”统计。
第8脚:GND — 地。
第9脚:ERR — 收端误码检测输出端、
它一违犯HDB3编码规律为标准,统计接收HDB3码的错误情况。若HDB3码出现同极性的3个“1”
您可能关注的文档
最近下载
- 岛津原子吸收AA6800说明书.pdf
- 2025湘美版美术八年级上册第一单元第1课《假期视觉笔记》课件.ppt
- 体例格式4:工学一体化课程《小型网络安装与调试》工学一体化课程考核方案.docx VIP
- 党课培训课件.ppt VIP
- 2025年江西省辅警招聘考试试题带解析及完整答案【历年真题】.docx VIP
- 拉法基瑞安水泥健康与安全管理.pdf VIP
- 学堂在线人像摄影(2025秋)考试答案.docx VIP
- 日立扶梯HE15控制装置维保手册.doc
- 地表注浆施工方案施工组织.docx VIP
- 2025-2026学年高中信息技术粤教版2019选修2 网络基础-粤教版2019教学设计合集.docx
文档评论(0)