xc9572中文资料.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
xc9572中文资料

电子发烧友 电子技术论坛 XC9572是XILINX公司生产的一款高性能可编程逻辑器件。它 内含4个36V18功能块,并具有1600个可用系统门。其系统结构如图1 所示。从结构上看,XC9572包含三种单元,即宏单元、可编程I/O单元 和可编程内部连线。其主要特点如下: ●所有可编程管脚间的脚对脚延时均为5ns; ●系统的时钟速度可达到125MHz; ●具有72个宏单元和1600个可用系统门; ●可编程次数为10000次; ●可采用5V在线编程和擦除; ●拥有强大的管脚锁定能力; ●每个宏单元都具有可编程低功耗模式; ●未用的管脚有编程接地能力; ●提供有编程保密位,可对设计提供加密保护以防止非法读取; 电子发烧友 电子技术论坛 ●外部I/O引脚与3.3V和5V兼容。 2 HDB3的编解码及实现原理 HDB3码(三阶高密度双极性码)是基带电信设备之间进行基带传输的 主要码型之一。它的主要特点是易于提取时钟、不受直流特性影响、具有自检能 力、连令串小于3个等。 E1信号是我国和欧洲国家电信传输网一次群使用的传输系统。E1信号 由32个64kbps的PCM话路经过时分复用形成。CCITT建议G.7 03标准详细规定了HDB3码用于E1信号的标准。 用XC9572实现E1信号的HDB3编解码电路比较简单,而且无需 可调整外围电路。本设计使用了PC44封装形式的XC9572可编程逻辑器 件共有30个可编程IO引脚、6个电源引脚和4个JTAG引脚。整个设计使 用了XC9572器件80%的容量。图2所示是其实现电路图。 电子发烧友 电子技术论坛 HDB3码是AMI(Alternate Mark Inversio n)码的改进型。AMI码是用交替极性的脉冲表示码元“ 1”,用无脉冲表示码 元“ 0” 。为了防止电路长时间出现无脉冲状态,HDB3码的编码规则是:当没 有4个或4个连续的“ 0”码时,就按AMI码规则编码;当出现4个或4个连续 的“ 0”码时,每4个连续“ 0” 的第一个“ 0” 的变化应视它前面相邻的“ 1” 的情况 而定,如果它的前一个“ 1” 的极性与前一个破坏点的极性相反而本身就是破坏 点,则4个连续的“ 0” 的第一个仍保持“ 0” ;如果它的前一个“ 1” 的极性与前一 个破坏点的极性相同而本身就是破坏点,则第一个“ 0”改为“ 1” 。这一规则保证 了相继破坏点具有交替的极性,因而不会引入直流成分。4个连续“ 0” 的第2, 3个总是“ 0” 。4个连续的“ 0“ 的第4个改为“ 1”,而极性与它前一个“ 1” 的极 性相同(破坏点极性交替规则)。在接收端,如果相继接收到两个极性相同的“ 1”? 它的前面有3个连续的“ 0”?则将后一个“ 1”改为“ 0”?如果它的前面有2个连续 的“ 0”,则将前后两个“ 1”改为“ 0”,这样就恢复了原来的数据信号。下面是一 个HDB3码的例子: 其中:V代表破坏点,+V表示+1,-V表示-1,+B表示+1,- B表示-1。 图2 HDB3 编解码电原理图 在根据上述原理实现HDB3编解码的图2电路中,BNC1插头送来的H DB3信号经变压器T1、U4及外围器件组成的单双变换电路后将转换成两路 单极性码并送给可编程逻辑电路? XC9572? U5的43、44脚,然后经过 可编程逻辑电路内部解码后,从可编程逻辑电路? XC9572? U5的24、2 5脚输出数据和时钟。从U5的26、27引脚输入的数据和时钟经其内部编码 后,将从其2和8脚输出,而后再经过U3以及外围器件和变压器T1组成的单 双变换电路形成HDB3码,并从BNC2插头输出。 3 FOUNDATION ISE 4.2I开发工具 FOUNDATION ISE 4.2I是开发XILINX公司可编程 逻辑产品(包括CPLD和FPGA系列)的软件工具包。利用FOUNDAT ION ISE 4.2I提供的设计环境和设计工具,可以灵活高效地完成各种 数字电路设计。在FOUNDATION ISE 4.2I的设计环境下,对C PLD和FPGA进行设计的过程如下: (1)FOUNDATION ISE 4.2I的设计输入有图形输入和 文本输入两种方式。此外,符号编辑器用于编辑用户的模块符号

文档评论(0)

xxj1658888 + 关注
实名认证
文档贡献者

教师资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2024年04月12日上传了教师资格证

1亿VIP精品文档

相关文档