基于DDR3高速电路拓扑结构的优化及仿真.PDFVIP

  • 52
  • 0
  • 约1.52万字
  • 约 5页
  • 2017-06-07 发布于湖北
  • 举报

基于DDR3高速电路拓扑结构的优化及仿真.PDF

第34卷第2期    计算机应用与软件 Vol34No.2 2017年2月   ComputerApplicationsandSoftware Feb.2017 基于DDR3高速电路拓扑结构的优化与仿真 孙 静 黄文清 (湖南大学电气与信息工程学院 湖南长沙410006) 摘 要  以JEDEC公司所设计带寄存器内存条(RDIMM)B0公版DDR3的PCB为研究对象,并根据寄存器和 内存条的IBIS仿真模型提取对应的时钟信号走线的FlyBy拓扑结构。通过SigXplorer软件对原先的FlyBy拓扑 结构进行仿真并分析,然后,根据现有的拓扑结构特点设计出一种新的拓扑结构FlyShu。最后,通过反射仿真的 矩形波形和串扰仿真的眼图波形与原先FlyBy拓扑结构仿真结果进行对比,发现新设计的FlyShu拓扑结构在 高速电路中对于常见反射和串扰影响方面具有更强的抑制作用,从而保证了高速信号在传输过程中更高的完整 性。同时,新设计出的FlyShu拓扑结构对以后的高速信号的PCB设计和仿真起到了很好的借鉴作用。 关键词  高速电路 差分对信号 信号完整性 眼图 Cadence软件 中图分类号 TP802.1    文献标识码 A    DOI:10.3969/j.issn.1000386x.2017.02.025 OPTIMIZATIONANDSIMULATIONOFHIGHSPEEDCIRCUIT TOPOLOGYBASEDONDDR3 SunJing HuangWenqing (SchoolofElectricalandInformationEngineering,HunanUniversity,Changsha410006,Hunan,China) Abstract  BystudyingthepublicversionofDDR3PCBwhichisdesignedbyJEDECcompanywithregistermemory (RDIMM)B0,thecorrespondingFlyByTopologyofclocksignallineisextractedaccordingtotheIBISsimulationmodel ofRDIMM.UsingSigXplorersoftwaretosimulateandanalyzetheoriginalFlyByTopology.Then,accordingtothe existingtopologyfeatures,anewtopologycalledFlyShuisdesigned.Intheend,comparingtherectangularwaveform comefromthereflectedsimulationandEyewaveformcomefromthecrosstalksimulationwiththesimulationresultofthe originalFlyByTopology,itisfoundthatthenewdesignedFlyShuTopologyisbetteratrestrainingtheinfluenceof reflectionandcrosstalk,sothatthehigherintegrityofhighspeedsignalintegrityintransmissionisensured.Atthemean time,thenewdesignoftheFlyShuTopologycanofferagoodreferenceindesigningandsimulatingthePCBofhigh speedsignal. Keywords  Highspeedcircuit Differentialpairsignals Signalintegrity Eyepattern Cadencesoftware 于反射[1,2]的影响而产生上冲、下冲、延时、信号的振 0 引 言

文档评论(0)

1亿VIP精品文档

相关文档