CPU8086 的引脚和其功能.pdf

  1. 1、本文档被系统程序自动判定探测到侵权嫌疑,本站暂时做下架处理。
  2. 2、如果您确认为侵权,可联系本站左侧在线QQ客服请求删除。我们会保证在24小时内做出处理,应急电话:400-050-0827。
  3. 3、此文档由网友上传,因疑似侵权的原因,本站不提供该文档下载,只提供部分内容试读。如果您是出版社/作者,看到后可认领文档,您也可以联系本站进行批量认领。
查看更多
一. 问题的引出 ① 在前面我们介绍微处理器的结构时已 经说明,微处理器的外部结构表现为数量有 限的输入输出引脚,这些引脚构成了微处理 器级总线。而微处理器级总线带负载的能力 弱,加之部分引脚采用复用引脚,所以在微 机系统设计时,不能直接与存储器、I/O接 口连接。 一. 问题的引出 微处理器必须通过微处理器级总线和其 它逻辑电路连接组成主机板系统,形成系统 级总线,简称系统总线。存储器和I/O设备 通过接口电路连接在系统总线上。本章讨论 单总线系统,下图示出了8086/8088为基础 的系统中系统总线的典型结构。 一. 问题的引出 系统(级)总线 DB 存储器 辑 逻 制 控 与 成 形 线 总 统 系 AB 定时器 CB RAM/ROM 器 理 处 微 I DB / AB I/O接口 O CB 电路(1) 备 1 设 ( C P U I ) / DB AB I/O接口 O CB 电路(2) 2备 设 微处理器级总线 一. 问题的引出 ② 微处理器级总线和系统级总线之 间的接口逻辑电路称为总线控制逻辑。 总线控制逻辑中的驱动器和接收器是为 了提高总线的驱动电流的能力和承受电 容负载的能力。 一. 问题的引出 在8086/8088系统中,由于CPU采用分时 复用的地址/数据总线,而在执行对存储器 读写或对I/O设备输入输出的总线周期中, 要求地址信息一直保持有效。 因此总线控制逻辑还必须完成对分时复 用的地址/数据总线中地址信息的锁存,以 实现地址总线和数据总线的分离。 一. 问题的引出 ③ 在8086/8088最大方式系统中,CPU不 直接输出存贮器读写命令和I/O读写命令等 控制信号,只输出指示操作类型的状态信息。 这种系统中,总线控制逻辑还包括总线控制 器8288,8288根据CPU输出的指示操作类型 的状态

文档评论(0)

xuefei111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档