基于fpga的电子抢答器的程序大学学位论文.docVIP

  • 1
  • 0
  • 约8.97千字
  • 约 21页
  • 2017-06-16 发布于辽宁
  • 举报

基于fpga的电子抢答器的程序大学学位论文.doc

基于fpga的电子抢答器的程序大学学位论文

基于FPGA的电子抢答器的程序设计 摘 要 随着科学技术日新月异,文化生活日渐丰富,在各类竞赛、抢答场合电子抢答器已经作为一种工具得到了较为广泛的应用。顾名思义,电子抢答器是一种通过抢答者的指示灯显示、数码显示和警示显示等手段准确、公正、直观地判断出最先获得发言权选手的设备。 此次设计有4组抢答输入,每组设置一个抢答按钮供抢答者使用。电路具有第一抢答信号的鉴别和锁存功能。当第一抢答者按下抢答开关时,该组指示灯亮以示抢答成功。同时,电路也具备自锁功能,保证能够实现在一路成功抢答有效后,其他三路均不能抢答。本设计基于VHDL语言,采用FPGA为控制核心,并结合动手实践完成,具有电路简单、操作方便、灵敏可靠等优点。该四路抢答器使用VHDL硬件描述语言进行编程,分为七个模块:判断模块,锁存模块,转换模块,扫描模块,片选模块,定时报警模块和译码模块。编程完成后,使用QuartersII工具软件进行编译仿真验证。 关键词:VHDL,FPGA,四路抢答器,仿真 目录 1 概述 1 1.1 设计背景 1 1.2 抢答器现状 1 1.3 本论文主要完成的工作 1 1.4 设计心得 2 2 开发工具简介 3 2.1 VHDL语言简介 3 2.2 FPGA开发过程与应用 4 2.2.1 FPGA发展历程及现状 4 2.2.2 FPGA工作

文档评论(0)

1亿VIP精品文档

相关文档