【2017年整理】21触发器和时序逻辑电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
【2017年整理】21触发器和时序逻辑电路

第21章 触发器和时序逻辑电路;本章要求; 电路的输出状态不仅取决于当时的输入信号,而且与电路原来的状态有关,当输入信号消失后,电路状态仍维持不变。这种具有存贮记忆功能的电路称为时序逻辑电路。;21.1 双稳态触发器;21.1 双稳态触发器;21.1.1 RS 触发器;1;设原态为“0”态;0;设原态为“1”态;1;设原态为“1”态;1;逻辑符号;2. 可控 RS 触发器;当C=0时;当 C = 1 时;当 C = 1 时;1;1;可控RS状态表;例:画出可控 RS 触发器的输出波形;存在问题:;21.1.2 JK触发器;2. 工作原理;1;1;0;R;0;0;R;R;3. JK触发器的逻辑功能;J K Qn+1;例:JK 触发器工作波形;基本R-S触发器;;;D触发器状态表;例:D 触发器工作波形图;21.1.4 触发器逻辑功能的转换;2. 将JK触发器转换为 T 触发器;3. 将 D 触发器转换为 T′触发器;21.2 寄存器;21.2.1 数码寄存器;RD;21.2.2 移位寄存器;寄存数码;1;左移寄存器波形图;四位左移移位寄存器状态表;1;寄存器分类;3. 双向移位寄存器:;右移串行输入;0;课后作业;21.3 计数器;21.3.1 二进制计数器; 二 进 制 数 Q2 Q1 Q0 ;1;异步二进制加法器工作波形;用D触发器构成三位二进制异步加法器;2. 同步二进制加法计数器; 二 进 制 数 Q2 Q1 Q0 ;四位二进制同步加法计数器级间连接的逻辑关系;三位同步二进制加法计数器;C;例:分析图示逻辑电路的逻辑功能,说明其用处。 设初始状态为“000”。;解:1. 写出各触发器 J、K端和C端的逻辑表达式;解:当初始状态为“000”时, 各触发器J、K端和C端的电平为;0;异步五进制计数器工作波形;21.3.2 十进制计数器;二进制数;RD;Q0;21.3.3 任意进制计数器;逻辑功能及外引线排列;逻辑功能及外引线排列;逻辑功能及外引线排列;Q1;Q1;CT74LS290 功能表;输入计数脉冲;输入脉冲;S92;如何构成 N进制计数器;用一片CT74LS290构成十以内的任意进制计数器;例:六进制计数器;1;二片CT74LS290可构成100以内的计数器;有两个二-五-十进制计数器, 高电平清零;十位 0100(4);D (DOWN) — 减法脉冲输入端;CT74LS192功能表;21.3.4 环行计数器;环行计数器工作波形;21.3.5 环行分配器;环行分配器工作波形;见课本P315例子;21.5 由555定时器组成的单稳态???发器 和无稳态触发器;VA;2/3 UCC;; 单稳态触发器只有一个稳定状态。在未加触发脉冲前,电路处于稳定状态;在触发脉冲作用下,电路由稳定状态翻转为暂稳定状态,停留一段时间后,电路又自动返回稳定状态。;(地);(地);(地);+UCC;ui;例1:单稳态触发器构成定时检测;例2:单稳态触发器构成短时用照明灯;uo;21.5.3 由555定时器组成的多谐振荡器;UCC;4;.;21.6 应用举例;工作 原理:;工作原理:;21.6.2 四人抢答电路;4?300?;课后作业

文档评论(0)

liangyuehong + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档