基于FPGA流水线分布式算法的FIR滤波器的实现 - 世.docVIP

基于FPGA流水线分布式算法的FIR滤波器的实现 - 世.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA流水线分布式算法的FIR滤波器的实现 - 世

基于FPGA流水线分布式算法的FIR滤波器的实现 - 世 本人精心整理的文档,文档来自网络 本人仅收藏整理 如有错误 还请自己查证! 基于FPGA流水线分布式算法的FIR滤波器的实现 摘要: 提出了一种采用现场可编码门阵列器件(FPGA)并利用窗函数法实现线性FIR数字滤波器的设计方案 并以一个十六阶低通FIR数字滤波器电路的实现为例说明了利用Xilinx公司的Virtex-E系列芯片的设计过程 对于在FPGA中实现FIR滤波器的关键--乘加运算 给出了将乘加运算转化为查找表的分布式算法 设计的电路通过软件进行了验证并进行了硬件仿真 结果表明:电路工作正确可靠 能满足设计要求 关键词: FIR滤波器 FPGA 窗函数 分布式算法 流水线 随着数字技术日益广泛的应用 以现场可编程门阵列(FPGA)为代表的ASIC器件得到了迅速普及和发展 器件集成度和速度都在高速长 FPGA既具有门阵列的高逻辑密度和高可靠性 又具有可编码逻辑器件的用户可编程特性 可以减少系统设计和维护的风险 降低产品成本 缩短设计周期 分布式算法是一种以实现乘加运算为目的的运算方法 它与传统算法实现乘加运算的不同在于执行部分积运算的先后顺序不同 简单地说 分布式算法在完成乘加功能时是通过将各输入数据每一对应位产生的部分积预先进相加形成相应部分积 然后在对各部门积进行累加形成最终结果 而传统算法是等到所有乘积产生之后再进行相加来完成乘加运算的 与传统算法相比 分布式算法可极大地减少硬件电路规模 很容易实现流水线处理 提高电路的执行速度 FPGA有着规整的内部逻辑块阵列和丰富的连线资源 特别适合细粒度和高并行度结构特点的数字信号处理任务 如FIR、FFT等 本文详细讨论利用FPGA实现FIR滤波器的设计过程 并且对设计中的关键技术--分布式算法进行详细描述 1 FIR和分布式算法 1.1 FIR的基本概念 FIR滤波器的数学表达式为: 式中 N是FIR滤波器的抽头数 x(n)表示第n时刻的输入样本;h(i)是FIR滤波器的第i级抽头系数 普通的直接型FIR滤波器结构如图1所示 FIR滤波器实质上是一个分节的延迟线 把每一节的输出加权累加 便得到滤波器的输出 对于FIR滤波器 幅度上只需满足以下两个条件之一 就能构成线性相位FIR滤波器 h(n)=h(N-1-n) (2) h(n)=-h(N-1-n) (3) 式(2)称为第一类线性相位的幅度条件(偶对称) 式(3)称为第二类线性相位的幅度条件(奇对称) 1.2 FIR滤波器的优化 在实际应用中 为了减少逻辑资源的占有量和提高系统的运行速度 对FIR滤波器需要进行优化处理 本文采用的优化主要有两种:一种是对表达式进行优化 另一种是在FPGA实现中利用特有的查找表进行优化 1.2.1 表达式的直接优化 对于线性相位因果FIR滤波器 它的系列具有中心对称特性 即h(i)=±h(N-1-i) 令s(i)=x(i) ±x(N-1-i) 对于偶对称 代入式(1)可得: 根据方程(4) 线性相位FIR滤波器的直接型结构可以改为如图2所示的结构 从而使N次乘法减少为[N/2]次 加法次数增加了[N/2]次(N为偶数) 总的运算量减少 1.2.2 利用查找表进行设计优化 由于实现的是固定系数的FIR滤波器 所以可以用利用简化的过程(如查找表)减少设计所耗用的器件资源 以一个8阶FIR滤波器为例来说明在FPGA实现中优化的过程 假定滤波器的输入为2bit的正整数 由(4)可以得到输出为: y(n)=s(0)h(0)+s(1)h(1)+s(2)h(2)+s(3)h(3) (5) 这时的乘法和加法就可以并行地采用查找表实现 其结构示意图如图3所示 在图3中 右面4个信号是输入的低位bit 左边是输入信号的高位bit 低位和P1最多使用4bit 由于系数固定 查找表实现起来很方便;高位和P2可按同样方法计算 在该结构中 部门积P1和P2可以利用Virtex-E的4输入查找表实现 所有的计算都可并行完成 由于输入为2bit 因此只用了一个加法器;对于更多位数的输入来说 将需要更多的加法器 这样就实现了将乘法器转化为回法器 减少了解逻辑资源 优化了设计 1.3 分布式算法 分布式算法在20多年前被首次提出 但直到Xilinx发明FPGA的查找表结构以后 分布式算法才在20世纪90年代初重新受到重视 并被有效地应用在FIR滤波器的设计中 下面介绍分布式算法的原理 式(1)可以用下式表示: 式中 hi即h(i) xi(n)即x(n-i) N为滤波器的抽头数 把数据源数据格式规定为2的补码形式 则: 式中 xib(n)为二进制数 取值为0或1;xio(n)为符号

文档评论(0)

jgx3536 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6111134150000003

1亿VIP精品文档

相关文档