计算机组成原理实验五介绍.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理 实验报告 学院(系): 软件学院 专 业: 软件工程 班 级: 13级java1班 学 号: 1315925031 姓 名: 王浩 2015年 11月 17 日 实验5 指令调度和延迟分支 一.实验目的 (1)加深对指令调度技术的理解。 (2)加深对延迟分支技术的理解。 (3)熟练掌握用指令调度技术解决流水线中的数据冲突的方法。 (4)进一步理解指令调度技术对CPU性能的改进。 (5)进一步理解延迟分支技术对CPU性能的改进。 二.实验内容和步骤: (1)、启动MIPSsim。 (2)、根据前面的相关知识中关于流水线各段操作的描述,进一步理解流水线窗口中各段的功能,掌握各流水寄存器的含义。 (3)、选择“配置”-“流水方式”选项,使模拟器工作于流水方式下。 (4)、用指令调度技术解决流水线中的数据冲突。 1)启动MIPSsim。 2)加载schedule.s。 3)关闭定向功能。 4)执行所载入的程序。通过查看统计数据和时钟周期图,找出并记录程序执行过程中各种冲突发生的次数、发生冲突的指令组合以及程序执行的总时钟周期数。 执行总周期数为33,其中RAW停顿16次、load停顿6次、自陷停顿1次。 停顿总周期占程序执行周期的:51.51515% 发生冲突的指令组合: ADDIU $r1,$r0,A LW $r2,0($r1)与上条写后读冲突; ADD $r4,$r0,$r2 SW $r4,0($r1)与上条指令写后读冲突; LW $r6,4($r1) ADD $r8,$r6,$r1同样,与上条指令写后读冲突; MUL $r12,$r10,$r1 ADD $r16,$r12,$r1同样,与上条指令写后读冲突; ADD $r18,$r16,$r1 与上条指令组件冲突 SW $r18,16($r1) 同样,与上条指令写后读冲突; LW $r20,8($r1) MUL $r22,$r20,$r14同样,与上条指令写后读冲突; 5)采用指令调度技术对程序进行指令调度,消除冲突。将调度后的程序存到after-schedule.s中。 内容如下: .text main: ADDIU $r1,$r0,A LW $r2,0($r1) MUL $r12,$r10,$r1 ADD $r4,$r0,$r2 SW $r4,0($r1) LW $r6,4($r1) ADD $r8,$r6,$r1 MUL $r24,$r26,$r14 ADD $r16,$r12,$r1 LW $r20,8($r1) ADD $r18,$r16,$r1 SW $r18,16($r1) MUL $r22,$r20,$r14 TEQ $r0,$r0 .data A: .word 4,6,8 6)载入after-schedule.s。 7)执行该程序。观察程序在流水线中的执行情况,记录程序执行的总时钟周期数。 总时钟周期数:27 8)根据记录结果,比较调度前和调度后的性能。论述指令调度对于提高CPU性能的作用。 指令调度使得指令之间的相互不利影响降到最低,减少cpu空闲时间,从而使得cpu得到最大程度的使用,提高了cpu性能。 (5)、用延迟分支减少分支指令对性能的影响。 1)启动MIPSsim。 2)载入branch.s。 3)关闭延迟分支功能。 4)执行该程序。观察并记录发生分支延迟的时刻。 5)记录执行该程序所用的总时钟周期数。 15个时钟周期时,BGTZ $r5,loop发生分支延迟; 30个时钟周期时,BGTZ $r5,loop发生分支延迟 总的时钟周期:38 6)假设延迟槽有1个,对branch.s进行指令调度,然后保存到“delayed-branch.s”中。 内容如下 .text main: ADDI $r2,$r0,1024 ADD $r3,$r0,$r0 ADDI $r4,$r0,8 loop: ADDI $r1,$r1,1 SW $r1,0($r2) ADDI $r3,$r3,4 SUB $r5,$r4,$r3 BGTZ $r5,loop LW $r1,0($r2) ADD $r7,$r0,$r6 TEQ $r0,$r0 7)载入d

文档评论(0)

502992 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档