D型触发器DFlipFlop.PDFVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
D型触发器DFlipFlop

PSoC® Creator™ 组件技术资料 D 型触发器D Flip Flop 1.30 特性  异步复位或预设  同步重置和/或预设  D 型触发器的阵列的可配置宽度。 概述 D Flip Flop 存储数字值。 使用 D Flip Flop 时 使用 D Flip Flop 实现连续逻辑 输入/输出连接 本节介绍 D Flip Flop 的各种输入和输出连接。I/O 列表中的星号 (*) 表示该 I/O 是可隐藏 I/O, 其隐藏条件在该 I/O 的说明中。 d - 输入 此输入确定下一个输出值。输出在下一个时钟上升沿前未更改。 时钟 — 输入 时钟信号输出将变更。输出根据时钟的上升沿变化。 ar — 输入 * 异步复位。此输入为 “真”时,输出立即变为 “假”,无需等待时钟正向沿。异步复位功能与时 钟信号无关。仅在将 PresetOrReset (预设或复位)参数设置为 Asynchronous Reset (异 步复位)时,才会显示此输入。 Cypress Semiconductor Corporation • 198 Champion Court • San Jose, CA 95134-1709 • 408-943-2600 Document Number: 001-86796 Rev. ** Revised March 26, 2013 D 型触发器 PSoC® Creator™ 组件数据手册 ap — 输入 * 异步预设。此输入为 “真”时,输出立即变为 “真”,无需等待时钟正向沿。异步预设功能与时 钟信号无关。仅在将 PresetOrReset (预设或复位)参数设置为 Asynchronous Reset (异步 预设)时,才会显示此输入。 sr — 输入 * 同步复位。此输入为 “真”时,输出在时钟正向沿变为 “假”。仅在将 PresetOrReset 参数设 置为 同步重置或同步预设或重置时,才会显示此输入。 sp — 输入 * 同步预设。此输入为 “真”时,输出在时钟正向沿变为 “真”。仅在将 PresetOrReset 参数设 置为 同步重置或同步预设或重置时,才会显示此输入。 q — 输出 D Flip Flop 的存储值。 组件参数 将 D Flip Flop 拖放到您的设计上,然后双击打开 Configure “配置”对话框。 D Flip Flop 提供下列参数。 Page 2 of 5 Document Number: 001-86796 Rev. ** PSoC® Creator™ 组件数据手册 D 型触发器 ArrayWidth 可以创建 D 型触发器阵列,在输入或输出为总线时使用。该参数定义 d 和 q 终端的总线宽 度。该值介于 1-32 之间。默认值为 1。 MultiPresetReset 此参数控制是否将预重置与复位输入实现为总线,ArrayWidth 的大小 (若为 “真”)或实现为单 一位 (若为 “假”)。 PresetOrReset (预设或复位) 此参数控制异步预设 (ap) 输入、异步复位 (ar)、同步预设 (sp) 或同步复位是否可见。默认值 为 “无”。 SmallMode 此参数控制原理图上组件符号的大小。默认值为真。 功能描述 D 型触发器将在 PLD 宏单元中实现。所有宏单元 Flip-flop 均在加电及每次组件复位后被初始 化为 0。 异步预设和重置将在宏单元中直接实现。 使用下列在宏单元乘积项中实现的逻辑等式来实现同步预设。 Q = D | SP 使用下列在宏单元乘积项中实现的逻辑等式来实现同步重置。 Q = D ~SR

文档评论(0)

ldj215322 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档