- 1、本文档共6页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
RS电平RS电平RS电平TTL电平
RS232 电平
或者说串口电平,有的甚至说计算机电平,所有的这些说法,指得都是计算机 9 针串口
(RS232 )的电平,采用负逻辑,
-15v ~ -3v 代表1
+3v ~ +15v 代表0
RS485 电平 和 RS422 电平
由于两者均采用差分传输(平衡传输)的方式,所以它们的电平方式,一般有两个引脚 A,B
发送端 AB 间的电压差
+2 ~ +6v 1
-2 ~ -6v 0
接收端 AB 间的电压差
大于 +200mv 1
小于 -200mv 0
定义逻辑1 为BA 的状态
定义逻辑0 为AB 的状态
AB 之间的电压差不小于200mv
一对一的接头的情况下
RS232 可做到双向传输,全双工通讯 最高传输速率 20kbps
RS422 只能做到单向传输,半双工通讯,最高传输速率10Mbps
RS485 双向传输,半双工通讯, 最高传输速率10Mbps
另外,总结下常用电平标准:
现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS 、ECL、PECL、LVPECL、RS232 、
RS485 等,还有一些速度比较高的 LVDS 、GTL、PGTL、CML、HSTL、SSTL 等。下面简
单介绍一下各自的供电电源、电平标准以及使用注意事项。
TTL:Transistor-Transistor Logic 三极管逻辑。
Vcc :5V;
VOH=2.4V ;VOL=0.5V ;
VIH=2V ;VIL=0.8V 。
因为2.4V 与5V 之间还有很大空闲,对改善噪声容限并没什么好处,又会白白增大系统功
耗,还会影响速度。所以后来就把一部分“砍”掉了。也就是后面的LVTTL 。
LVTTL 又分3.3V、2.5V 以及更低电压的LVTTL(Low Voltage TTL) 。
3.3V LVTTL:
Vcc :3.3V ;
VOH=2.4V ;VOL=0.4V ;
VIH=2V ;VIL=0.8V 。
2.5V LVTTL :
Vcc :2.5V ;
VOH=2.0V ;VOL=0.2V ;
VIH=1.7V ;VIL=0.7V 。
更低的LVTTL 不常用就先不讲了。多用在处理器等高速芯片,使用时查看芯片手册就OK
了。
TTL 使用注意:TTL 电平一般过冲都会比较严重,可能在始端串22 欧或33 欧电阻;TTL
电平输入脚悬空时是内部认为是高电平。要下拉的话应用1k 以下电阻下拉。TTL 输出不能
驱动CMOS 输入。
CMOS :Complementary Metal Oxide Semiconductor PMOS+NMOS 。
Vcc :5V;
VOH=4.45V ;VOL=0.5V ;
VIH=3.5V ;VIL=1.5V 。
相对TTL 有了更大的噪声容限,输入阻抗远大于TTL 输入阻抗。对应3.3V LVTTL,出现
了LVCMOS ,可以与3.3V 的LVTTL 直接相互驱动。
3.3V LVCMOS:
Vcc :3.3V ;
VOH=3.2V ;VOL=0.1V ;
VIH=2.0V ;VIL=0.7V 。
2.5V LVCMOS :
Vcc :2.5V ;
VOH=2V ;VOL=0.1V ;
VIH=1.7V ;VIL=0.7V 。
CMOS 使用注意:CMOS 结构内部寄生有可控硅结构,当输入或输入管脚高于VCC 一定值
( 比如一些芯片是0.7V)时,电流足够大的话,可能引起闩锁效应,导致芯片的烧毁。
ECL :Emitter Coupled Logic 发射极耦合逻辑电路(差分结构)
Vcc=0V ;Vee :-5.2V;
VOH=-0.88V;VOL=-1.72V;
VIH=-1.24V;VIL=-1.36V。
速度快,驱动能力强,噪声小,很容易达到几百M 的应用。但是功耗大,需要负电源。为
简化电源,出现了PECL(ECL 结构,改用正电压供电)和LVPECL 。
PECL :Pseudo/Positive ECL
Vcc=5V ;
VOH=4.12V ;VOL=3.28V ;
VI
您可能关注的文档
- Novellnetware教程.ppt
- NXa系列UPS设计安装手册.pdf
- N文法総合模拟テスト十.pdf
- N文法総合模拟テスト十三.pdf
- N文法総合模拟テスト十一.pdf
- N文法総合模拟テスト十二.pdf
- N文法総合模拟テスト十五.pdf
- N文法総合模拟テスト十四.pdf
- M光纤到桌面的解决方案.pdf
- N文法详解个句型.doc
- wipo-2022年技术与创新支持中心和技术转让办公室报告 - 加强地方创新能力以加速知识和技术转让.docx
- 中文大模型基准测评2024年10月报告-2024年度中文大模型阶段性进展评估.docx
- 2024年三季度宏观经济分析报告.docx
- 【深交所】红日药业:2024年一季度报告.docx
- Acc智能制造与卓越运营业务体系设计咨询方案.docx
- 第六代固定通信网(F6G)白皮书V2.0——天地一体化光通信技术.docx
- 提升效益 持盈保泰-摩根大通2024年中国运营资金指数报告-摩根大通.docx
- 新时代低空休闲发展研究-中国旅游协会休闲度假分会.docx
- 标普信评 -保障房怎么搞?--新加坡模式的借鉴与启发 202409.docx
- 标普信评 -一文看懂电力行业信用趋势:风光发电杠杆或持续上升 202409.docx
文档评论(0)