TPE—D型系列数字电路实验箱-长春工业大学人文信息学院.DOCVIP

TPE—D型系列数字电路实验箱-长春工业大学人文信息学院.DOC

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
TPE—D型系列数字电路实验箱-长春工业大学人文信息学院

脉冲数字电路 实 验 指 导 书 长春工业大学人文信息学院 电子信息系 2011-09 目 录 实验一 门电路逻辑功能及测试(2学时) 2 实验二 组合逻辑电路(半加器全加器及逻辑运算)(2学时) 9 实验三 触发器(一) R—S,D,J—K(2学时) 15 实验四 集成计数器及寄存器(2学时) 21 实验五 译码器和数据选择器(2学时) 26 实验六 555时基电路(2学时) 32 实验一 门电路逻辑功能及测试(2学时) 一、实验目的: 掌握TTL集成与非门的逻辑功能和主要参数的测试方法 掌握TTL器件的使用规则 熟悉数字数字电路实验装置及示波器基本功能和使用方法。 二、实验仪器及材料 双踪示波器 数字电路实验箱 器件 74LS00 二输入端四与非门 2片 74LS20 四输入端双与非门 1片 74LS86 二输入端四异或门 1片 74LS04 六反相器 1片 三、预习要求 复习门电路工作原理及相应逻辑表达式。 熟悉所用集成电路的引线位置及各引线用途。 了解双踪示波器使用方法。 四、实验原理 本实验采用四输入双与非门74LS20,即在一块集成块内含有两个互相独立的与非门,每个与非门有四个输入端。其逻辑框图、符号及引脚排列如图A(a)、(b)、(c)所示。 (b) (a) (c) 图A 74LS20逻辑框图、逻辑符号及引脚排列 1、与非门的逻辑功能   与非门的逻辑功能是:当输入端中有一个或一个以上是低电平时,输出端为高电平;只有当输入端全部为高电平时,输出端才是低电平(即有“0”得“1”,全“1”得“0”。) 其逻辑表达式为 Y= 74LS20主要电参数规范如表A所示 表A 参数名称和符号 规范值 单位 测 试 条 件 直流参数 通导电源电流 ICCL <14 mA VCC=5V,输入端悬空,输出端空载 截止电源电流 ICCH <7 mA VCC=5V,输入端接地,输出端空载 低电平输入电流 IiL ≤1.4 mA VCC=5V,被测输入端接地,其他输入端悬空,输出端空载 高电平输入电流 IiH <50 μA VCC=5V,被测输入端Vin=2.4V,其他输入端接地,输出端空载。 <1 mA VCC=5V,被测输入端Vin=5V,其他输入端接地,输出端空载。 输出高电平 VOH ≥3.4 V VCC=5V,被测输入端Vin=0.8V,其他输入端悬空,IOH=400μA。 输出低电平 VOL <0.3 V VCC=5V,输入端Vin=2.0V, IOL=12.8mA。 扇出系数 NO 4~8 V 同VOH和VOL 交流参数 平均传输延迟时间 tpd ≤20 ns VCC=5V,被测输入端输入信号: Vin=3.0V,f=2MHz。 [注意]:TTL电路对电源电压要求较严,电源电压VCC只允许在+5V±10%的范围内工作,超过5.5V将损坏器件;低于4.5V器件的逻辑功能将不正常。 五、TTL集成电路使用规则   1、接插集成块时,要认清定位标记,不得插反。   2、电源电压使用范围为+4.5V~+5.5V之间,实验中要求使用Vcc=+5V。电源极性绝对不允许接错。   3、闲置输入端处理方法 (1) 悬空,相当于正逻辑“1”,对于一般小规模集成电路的数据输入端,实验时允许悬空处理。但易受外界干扰,导致电路的逻辑功能不正常。因此,对于接有长线的输入端,中规模以上的集成电路和使用集成电路较多的复杂电路,所有控制输入端必须按逻辑要求接入电路,不允许悬空。 (2) 直接接电源电压VCC(也可以串入一只1~10KΩ的固定电阻)或接至某一固定电压(+2.4≤V≤4.5V)的电源上, 或与输入端为接地的多余与非门的输出端相接。 (3) 若前级驱动能力允许,可以与使用的输入端并联。   4、输入端通过电阻接地,电阻值的大小将直接影响电路所处的状态。当R≤680Ω时,输入端相当于逻辑“0”;当R≥4.7 KΩ时,输入端相当于逻辑“1”。对于不同系列的器件,要求的阻值不同。   5、输出端不允许并联使用(集电极开路门(OC)和三态输出门电路(3S)除外)。否则不仅会使电路逻辑功能混乱,并会导致器件损坏。 6、输出端不允许直接接地或直接接+5V电源,否则将损坏器件,有时为了使后级电路获得较高输出电平,允许

文档评论(0)

2105194781 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档