北交 数电实验.docx

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
北交 数电实验

数字电子技术实验报告中频自动增益控制数字电路的研究姓名学号小组成员数电老师时间2014年11月6日摘要:自动增益数字控制电路是一种在输入信号变化很大的情况下,输出信号保持恒定或在较小的范围内波动的电路。在通信设备中,特别是在通信接收设备中起着重要的作用。它能够保证接收机在接收弱信号时增益高,在接收强信号时增益低,使输出保持适当的低电平,不至于因为输入信号太小而无法正常工作,也不至于因为输入信号过大而使接收机发生堵塞或饱和。关键词:自动增益数字电路一、实验目的1、掌握中频自动增益数字电路设计可以提高学生系统地构思问题和解决问题的能力。2、通过自动增益数字电路实验可以系统地归纳用加法器、A/D和D/A转换电路设计加法、减法、乘法、除法和数字控制模块电路技术。3、培养学生通过现象分析电路结构特点,进而改善电路的能力。二、技术指标及设计要求1、基本要求(1)用加法器实现2位乘法电路。(2)用2片4位加法器实现可控累加(加/减,-9到9,步长为3)电路。最大数字和为两位10进制数18。(要求二进制转化为十进制电路设计不能用模块74185)2、发挥部分(1)设计一个电路,输入信号50mV到5V峰峰值,1KHZ~10KHZ的正弦波信号,输出信号为3到4V的同频率,不失真的正弦波信号。精度为8位,负载500Ω。(2)发挥部分(1)中,若输出成为直流,电路如何更改。三、设计方案及论证1、基本要求——用加法器实现2位乘法电路(1)任务分析题目要求实现2位乘法,我们假设两个乘数用二进制分别为A1A0和B1B0,具体的乘法展开见图1。图1 2位乘法展开式从二位乘法展开式中可以看到,如果实现乘法的话要用到与门运算和加法运算:四位二进制数分别相乘的积为A1B1、A1B0、A0B1、A0B0,令S2=A1B1,S1=A1B0+A0B1,S0=A0B0,则输出S2、S1、S0即可。(2)方案及系统结构设计采用四位快速进位加法器74LS283和与门74LS08。任意两个二进制数的乘运算通过与门74LS08实现,它由四组2输入端的与门(正逻辑)构成,其引脚图如图2所示。图2 与门74LS08引脚图三个结果的求和通过将运算结果输入到加法器74LS283的不同位实现,它是四位二进制全加器,其引脚图如图3所示。图3 加法器74LS283引脚图(3)具体电路设计图4 用加法器实现2位乘法电路图如图4所示,用加法器实现2位乘法电路的电路图由两个芯片构成,分别是74LS08与74LS283。两个两位二进制数A1A0与B1B0在74LS08中进行了与运算,即相乘后产生四个二进制数A1B1、A1B0、A0B1、A0B0,进入了74LS283中,经过全加器的运算产生S3S2S1S0,其中S3=0,S2=A1B1,S1=A1B0+A0B1,S0=A0B0,分别与数码管的4、3、2、1端口连接后,即可输出计算结果。(4)测试结果及分析A1(二进制)A0(二进制)B1(二进制)B0(二进制)理论结果(十进制)测试结果(十进制)111199111066110133110000101166101044100122100000011133011022010111010000001100001000000100000000由上表可知,实际测试结果与理论计算结果一致,此电路图是正确的。2、发挥部分——恒定电压输出(1)任务分析与方案设计题目的重点之一在于峰值捕获,如果能确定一个信号的峰值,那么就有多种方法实现信号增益的自动控制。我们的方案是创造一个不断升高的电压档位信号与输入信号作电压比较,将比较结果通过逻辑运算确定当前信号幅值的对应档位,再借此控制输入信号的乘除倍数来实现增益控制。在本方案中,档位信号是通过计数器控制一个参考电压稳定且大于信号最大可能幅值(实际取5V)的DAC的数据输入来实现的。档位信号在输入信号的一个周期内保持不变,因此总有与信号最大幅值作比较的机会,从而可以稳定捕获峰值,但是同时也要求档位信号的周期(2^n次电压递增,n位DAC的位数)必须大于输入信号最大周期的2^n倍。这种思路的优点是能稳定捕获峰值,可以处理有较大误差的信号,不会出现失真;缺点是捕获速度慢,如果输入信号的幅值正好是最大可能幅值,则需要经过2^n个最大周期才能捕获峰值,尤其是当要求精度很高即n值很大时,捕获时间会比较长。题目的重点之二在于自动增益,也就是说当大信号的时候电路的增益是小的,小信号的时候电路的增益是大的。把信号ui进过A/D转换,得到的信号的数字量代入后的除法电路的D中求出增益很明显这个符合大信号小增益小信号大增益的要求,下面我们来定量的分析这个结果。当输入信号ui0时,输入信号经过ADC0809后的的的数字量为再把我们的结果代入后得到可见当ui0的时候输出是一个定值,虽然符合了自动增益

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档