- 1、本文档共104页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第1,2,3章 数字电子技术基础11
3.6V 3.6V ②输入信号全为1:如uA=uB=3.6V 2.1V 则uB1=2.1V,T2、T5导通,T3、T4截止 输出端的电位为: uY=UCES=0.3V 输出Y为低电平。 功能表 真值表 逻辑表达式 输入有低,输出为高;输入全高,输出为低。 74LS00内含4个2输入与非门,74LS20内含2个4输入与非门。 2、TTL非门、或非门、与或非门、与门、或门及异或门 ①A=0时,T2、T5截止,T3、T4导通,Y=1。 ②A=1时,T2、T5导通,T3、T4截止,Y=0。 TTL非门 ①A、B中只要有一个为1,即高电平,如A=1,则iB1就会经过T1集电结流入T2基极,使T2、T5饱和导通,输出为低电平,即Y=0。 ②A=B=0时,iB1、iB1均分别流入T1、T1发射极,使T2、T2、T5均截止,T3、T4导通,输出为高电平,即Y=1。 TTL或非门 ①A和B都为高电平(T2导通)、或C和D都为高电平(T‘2导通)时,T5饱和导通、T4截止,输出Y=0。 ②A和B不全为高电平、并且C和D也不全为高电平(T2和T‘2同时截止)时,T5截止、T4饱和导通,输出Y=1。 TTL与或非门 4、TTL系列集成电路及主要参数 TTL系列集成电路 ①74:标准系列,前面介绍的TTL门电路都属于74系列,其典型电路与非门的平均传输时间tpd=10ns,平均功耗P=10mW。 ②74H:高速系列,是在74系列基础上改进得到的,其典型电路与非门的平均传输时间tpd=6ns,平均功耗P=22mW。 ③74S:肖特基系列,是在74H系列基础上改进得到的,其典型电路与非门的平均传输时间tpd=3ns,平均功耗P=19mW。 ④74LS:低功耗肖特基系列,是在74S系列基础上改进得到的,其典型电路与非门的平均传输时间tpd=9ns,平均功耗P=2mW。74LS系列产品具有最佳的综合性能,是TTL集成电路的主流,是应用最广的系列。 TTL与非门主要参数 (1)输出高电平UOH:TTL与非门的一个或几个输入为低电平时的输出电平。产品规范值UOH≥2.4V,标准高电平USH=2.4V。 (2)高电平输出电流IOH:输出为高电平时,提供给外接负载的最大输出电流,超过此值会使输出高电平下降。IOH表示电路的拉电流负载能力。 (3)输出低电平UOL:TTL与非门的输入全为高电平时的输出电平。产品规范值UOL≤0.4V,标准低电平USL=0.4V。 (4)低电平输出电流IOL:输出为低电平时,外接负载的最大输出电流,超过此值会使输出低电平上升。IOL表示电路的灌电流负载能力。 (5)扇出系数NO:指一个门电路能带同类门的最大数目,它表示门电路的带负载能力。一般TTL门电路NO≥8,功率驱动门的NO可达25。 (6)最大工作频率fmax:超过此频率电路就不能正常工作。 (7)输入开门电平UON:是在额定负载下使与非门的输出电平达到标准低电平USL的输入电平。它表示使与非门开通的最小输入电平。一般TTL门电路的UON≈1.8V。 (8)输入关门电平UOFF:使与非门的输出电平达到标准高电平USH的输入电平。它表示使与非门关断所需的最大输入电平。一般TTL门电路的UOFF≈0.8V。 (9)高电平输入电流IIH:输入为高电平时的输入电流,也即当前级输出为高电平时,本级输入电路造成的前级拉电流。 (10)低电平输入电流IIL:输入为低电平时的输出电流,也即当前级输出为低电平时,本级输入电路造成的前级灌电流。 (11)平均传输时间tpd:信号通过与非门时所需的平均延迟时间。在工作频率较高的数字电路中,信号经过多级传输后造成的时间延迟,会影响电路的逻辑功能。 (12)空载功耗:与非门空载时电源总电流ICC与电源电压VCC的乘积。 AD BD BD BD (3)任何8个(23个)标1的相邻最小项,可以合并为一项,并消去3个变量。 D B 小结:相邻最小项的数目必须为个才能合并为一项,并消去个变量。包含的最小项数目越多,即由这些最小项所形成的圈越大,消去的变量也就越多,从而所得到的逻辑表达式就越简单。这就是利用卡诺图化简逻辑函数的基本原理。 4、图形法化简的基本步骤 逻辑表达式或真值表 卡诺图 1 1 合并最小项 ①圈越大越好,但每个圈中标1的方格数目必须为 个。②同一个方格可同时画在几个圈内,但每个圈都要有新的方格,否则它就是多余的。③不能漏掉任何一个标1的方格。 最简与或表达式 BD CD ACD 冗余项 2 2 3 3 将代表每个圈的乘积项相加 两点说明: ① 在有些情况下,最小项的圈法不只一种,得到的各个乘积项组成的与或表达式各不相同,哪个是最简的,要经过比较、检查才能确定。 ACD+BCD+ABC+AD 不是最简
您可能关注的文档
最近下载
- 一二三级配电箱原理图施工临电平面图.pdf
- 2025年中国机器人传感器行业发展监测及发展趋势预测报告.docx
- 2025年江西工业工程职业技术学院单招职业倾向性测试题库及参考答案.docx VIP
- 虫害管理培训材料.ppt
- 门窗安装安全技术交底.docx VIP
- 2023年凹版油墨的现状与发展趋势.pptx
- 专题五 模型或原型的制作 考向二 木工工艺 学案(含解析)2025届高中通用技术.DOCX VIP
- 中国药物性肝损伤诊治指南(2023年版)解读.pptx
- 《“双减”背景下家校协同培养学生动机的研究》课题研究方案.doc
- 安徽《既有多层住宅加装电梯技术标准》DB34T4249-2022.pdf
文档评论(0)