2005TAAI论文格式-ctu.edu.tw.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2005TAAI论文格式-ctu.edu.tw

一個具有20M/s Hz三位元快閃式類比數位轉換器 3Bit 20MS/s CMOS Flash ADC 呂輝宗 蔡佩娟 謝明周 林坤緯 建 國 科 技 大 學 電 子 工 程 所 朝陽科技大學資訊工系 htlu@ctu.edu.tw kwlin@cyut.edu.tw 摘要 我們成功以TSMC0.35um2P4M製程技術設計一個三位元快閃是類比數位轉換器。本研究將原本工作電壓區間為1至2.2伏特的類比數位轉換器,擴展到0至3.3伏特,並且使用Gray Code to binary Code做為編碼電路,大幅的降低消耗功率。電路結構利用電阻陣列產生了參考電位,再將其參考電位輸入比較器中與輸入的電位進行比較,而所得到的值經由前置編碼電路(與後置編碼電路(Gray Code to binary Code)驅動,使其達到取樣率20MHz、工作週期為50%、消耗功率為1.4173mW之三位元快閃式類比數位轉換器。 本論文編碼器電路不需要One-out-of-N電路,而且電路的複雜度只有原先的一半,而且電路因直接將Thermometer-Code轉成Gray-Code,可以避免因缺碼所產生的問題。因此,本篇報告所提出的Thermometer-Code to Gray-Code編碼器具有低成本、低功率消耗及高準確度的優點。 本研究讓MHz,並且提高目前的位元。 :Thermometer Code, Gray Code, Flash ADC 前言 (Flash Analog-to- Digital Converter; Flash ADC)是,而本研究採用Flash ADC結構,電路中包含了電阻陣列(resistive Array)、閂鎖比較器(Latched Comparator)及編碼器(Encode)等;電阻陣列產生電壓位準,接至閂鎖比較器與輸入訊號做比較,輸出為數位的溫度計碼(Thermometer Code) ,再經前置編碼器(Pre-Encoder)、編碼器及輸出緩衝級後,最後輸出即為輸入訊號電壓相對應的數位碼。我們將原本工作電壓為1至2.2伏特的區間,擴展到0至3.3伏特的輸入電壓,Flash ADC結構Thermometer Code to Gray Code及Gray Code to binary Code做為後置的編碼電路[2]大幅的降低消耗功率(18mW→1.5381mW),20MHz、工作週期為50% 此快閃式類比數位轉換器可應用於感測器量測,光纖接收器、硬碟或光碟讀取頭,以及超寬頻無線傳輸系統等之前端電路,具有不可取代的地位。 架構說明 三位元快閃式類比數位轉換器之總架構,1所示,(Comparator Array)及溫度計碼(Thermometer Code)、Gray Code、Binary Code)2.1電路整體動作: (Resistive Array)產生參考電位後,(Comparator Array)與,經由(Comparator Array)比較出來的值,(Thermometer Code)轉換成Gray Code,再由Gray Code轉換成Binary Code,並, 而比較器的多寡,取決於位元數,假使有N bit則就需要的比較器。如本論文來說,我們是電路3bit Flash ADC,則需要則需要七顆比較器。 圖 1. 快閃式類比數位轉換器的結構 設計流程 首先定出電路規格表,並決定電路的架構及元件進行模擬。當是否達到預先設計規格,如否,則回到第一層進行規劃電路。如是,則進行電路佈局、DRC、LVS驗證,再以PEX萃取寄生效應,進行模擬,當是否達到預期規格,如否,則返回,如是,則進行下線晶片及量測與改進,此設計流程如圖2所示。 2. 快閃式類比數位轉換器設計流程 4. 電路內部結構 4.1比較器的動作原理: 比較器的電路內部結構如圖3,當輸入腳Pin(Track)為0伏特時(即接地時),觸發並啟動了M7與M10,並且將M5與M6開路(關閉)。因此使比較器內部電路,MOS M1~M4與MOS M7~10分成二個部分。而M7與M10啟動,使得反向器的輸入端被充電至VDD,作為重置[3][4]。 在這個同時,M1、M2 的Gate則被啟動,此時M3、M4開始對輸入的訊號Vin+與Vin-做偵測掃描的動作。輸入的訊號Vin+與Vin-決定了在M5與M6的電流,較大的電流透過M5或者M6 MOS的正回授路徑,使獲得較大的回授增益,即輸出為HIGH,例如當Vin+大於() Vin-時,M5則得到一個較大的正回授,輸出(out+)

文档评论(0)

2105194781 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档