网站大量收购闲置独家精品文档,联系QQ:2885784924

张老师逻辑门电路课件.ppt

  1. 1、本文档共56页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
张老师逻辑门电路课件.ppt张老师逻辑门电路课件.ppt张老师逻辑门电路课件.ppt

第1章 逻辑门电路 课时:6学时 安徽电子信息职业技术学院信息工程系 第1章 逻辑门电路 1.1 基本逻辑门电路 1.2 TTL逻辑门电路 1.3 MOS逻辑门电路 1.4 集成逻辑门电路的应用 1.5 混合逻辑中逻辑符号的变换 本章小结 1.1 基本逻辑门电路 1.1.1 二极管与门和或门电路 1.1.2 三极管非门电路 1.1.3 DTL与非门电路 2.或门电路 1.1.2 三极管非门电路 1.1.3 DTL与非门电路 1.2 TTL逻辑门电路 1.2.1 TTL与非门的基本结构及工作原理 1.2.2 TTL与非门的开关速度 1.2.3 TTL与非门的电压传输特性及抗干扰能力 1.2.4 TTL与非门的带负载能力 1.2.5 TTL与非门举例 1.2.6 TTL门电路的其他类型 1.2.7 TTL集成逻辑门电路系列简介 1.2.1 TTL与非门的基本结构及工作原理 1.2.2 TTL与非门的开关速度 (2)采用了推拉式输出级,输出阻抗比较小,可迅速给负载电容充放电。 2.几个重要参数 (1)输出高电平电压VOH——在正逻辑体制中代表逻辑“1”的输出电压。VOH的理论值为3.6V,产品规定输出高电压的最小值VOH(min)=2.4V。 (2)输出低电平电压VOL——在正逻辑体制中代表逻辑“0”的输出电压。VOL的理论值为0.3V,产品规定输出低电压的最大值VOL(max)=0.4V。 (3)关门电平电压VOFF——是指输出电压下降到VOH(min)时对应的输入电压。即输入低电压的最大值。在产品手册中常称为输入低电平电压,用VIL(max)表示。产品规定VIL(max)=0.8V。 3.抗干扰能力 低电平噪声容限 VNL=VOFF-VOL(max)=0.8V-0.4V=0.4V 高电平噪声容限 VNH=VOH(min)-VON=2.4V-2.0V=0.4V 1.输入低电平电流IIL与输入高电平电流IIH (1)输入低电平电流IIL——是指当门电路的输入端接低电平时,从门电路输入端流出的电流。 可以算出: (2)输入高电平电流IIH——是指当门电路的输入端接高电平时,流入输入端的电流。 有两种情况: ①寄生三极管效应: IIH=βPIB1, βP为寄生三极管的电流放大系数。 由于βp和βi的值都远小于1, 所以IIH的数值比较小,产品规定:IIH<40uA。 (1)灌电流负载——当驱动门输出低电平时,电流从负载门灌入驱动门。 NOL称为输出低电平时的扇出系数。 (2)拉电流负载——当驱动门输出高电平时,电流从驱动门拉出,流至负载门的输入端。 一般NOL≠NOH,常取两者中的较小值作为门电路的扇出系数,用NO表示。 2.或非门 3.与或非门 在工程实践中,有时需要将几个门的输出端并联使用,以实现与逻辑,称为线与。普通的TTL门电路不能进行线与。 为此,专门生产了一种可以进行线与的门电路——集电极开路门。 (1)当输出高电平时, RP不能太大。RP为最大值时要保证输出电压为VOH(min)。 得: (1)三态输出门的结构及工作原理。 当EN=0时,G输出为1,D1截止,相当于一个正常的二输入端与非门,称为正常工作状态。 当EN=1时,G输出为0,T4、T3都截止。这时从输出端L看进去,呈现高阻,称为高阻态,或禁止态。 三态门在计算机总线结构中有着广泛的应用。 (a)组成单向总线——实现信号的分时单向传送。 1.3 MOS逻辑门电路 1.3.1 NMOS门电路 1.3.2 CMOS门电路 1.3.3 其他的CMOS门电路 1.3.4 CMOS逻辑门电路的系列及主要参数 逻辑关系:(设两管的开启电压为VT1=VT2=4V,且gm1>>gm2 ) (1)当输入Vi为高电平8V时,T1导通,T2也导通。因为gm1>>gm2,所以两管的导通电阻RDS1<<RDS2,输出电压为: 1.逻辑关系: (设VDD>(VTN+|VTP|),且VTN=|VTP|) (1)当Vi=0V时,TN截止,TP导通。输出VO≈VDD。 (2)当Vi=VDD时,TN导通,TP截止,输出VO≈0V。 (1)当Vi<2V,TN截止,TP导通,Vo≈VDD=10V。 (2)或非门 (3)带缓冲级的门电路 当EN=1时,TP2和TN2同时截止,输出为高阻状态。 所以,这是一个低电平有效的三态门。 4 .CMOS传输门 1.CMOS逻辑门电路的系列 (1)基本的CMOS——4000系列。 (2)高速的CMOS——HC系列。 (3)与TTL兼容的

文档评论(0)

junjun37473 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档