基于单片机的多功能频率计CPLD实现.docVIP

  • 7
  • 0
  • 约9千字
  • 约 12页
  • 2017-06-29 发布于重庆
  • 举报
基于单片机的多功能频率计CPLD实现

基于单片机的多功能频率计CPLD实现 摘要:本设计利用CPLD进行测频计数,单片机实施控制实现频率计的设计。利用等精度的设计方法,克服了基于传统测频原理的频率计测量精度随被测信号频率下降而降低的缺点,利用CPLD来实现频率的测量计数,利用单片机完成整个测量电路的测试控制、数据处理,显示输出部分也由单片机来完成。CPLD芯片逻辑采用VHDL语言设计,给出了系统的功能、结构和设计方法。 关键词:CPLD,单片机,等精度,频率计 引言 数字化是电子设计的必由之路。从80年代单片机引入我国,单片机已广泛地应用于电子设计中,使智能化水平在广度和深度上产生了质的飞跃然而,单片机的两大突出缺点:串行工作特点决定了它的低速性和程序跑飞、不可靠复位决定了它的低可靠性。CPLD的出现以其高速、高可靠性、串并行工作方式等突出优点在电子设计中广泛应用,并代表着未来EDA设计的方向。 CPLD的设计采用了高级语言(如VHDL语言),进一步打破了软硬件之间的界限,加速了产品的开发过程。然而,单片机与CPLD在电子系统设计中有很强的互补性,单片机能实现灵活的逻辑控制功能,很强的数据处理能力,与CPLD的高速、高可靠性相结合在电子系统设计中将发挥更强的作用。本设计就是利用CPLD 进行测频计数,单片机实施控制实现频率计的设计。利用等精度的设计方法,克服了基于传统测频原理的频率计测量精度随被测信号频率下降而降低的缺

文档评论(0)

1亿VIP精品文档

相关文档