逻辑与计算机设计基础课实验报告大学论文 .docVIP

  • 3
  • 0
  • 约1.61万字
  • 约 39页
  • 2017-08-29 发布于辽宁
  • 举报

逻辑与计算机设计基础课实验报告大学论文 .doc

逻辑与计算机设计基础课实验报告大学论文

学生学号 0121410870432 实验成绩 学 生 实 验 报 告 书 实验课程名称 逻辑与计算机设计基础 开 课 学 院 计算机科学与技术学院 肖敏 学 生 姓 名 付天纯 学生专业班级 物联网1403 2015 -- 2016 学年 第 一 学期 译码器的设计与实现 【实验要求】: (1)理解译码器的工作原理,设计并实现n-2n译码器,要求能够正确地根据输入信号译码成输出信号。(2)要求实现2-4译码器、3-8译码器、4-16译码器、8-28译码器、16-216译码器、32-232译码器。 【实验目的】 (1)掌握译码器的工作原理; (2)掌握n-2n译码器的实现。 【实验环境】 Basys3 FPGA开发板,69套。 Vivado2014 集成开发环境。 Verilog编程语言。 【实验步骤】 一·功能描述 输入由五个拨码开关控制,利用led灯输出32种显示 二·真值表 三·电路图和表达式 四·源代码 module decoder_5( input [4:0] a, output [15:0] d0 ); reg [15:0] d0; reg [15:0] d1; always @(a) begin case(a) 5b00000 :{d1,d0}=32b100

文档评论(0)

1亿VIP精品文档

相关文档