使用单片机制作的毫欧表.pdf

  1. 1、本文档共2页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
使用单片机制作的毫欧表

维普资讯 X ~ 使用单片机制作的毫欧表 · 江雪 山 · 现在数字万用表的应用已经非常普 许多要求测量低阻值的情况下,还是觉得 用在电动机绕组、变压器线圈、扬声器 及,它在测量电阻时采用的 “比例法”确 不能胜任。本文介绍一种使用单片机制作 音圈、印刷电路板铜箔等需要测量低阻 实大大提高了测量精度。美中不足的是, 的毫欧表电路,可以测量最小 lmn 的电 值的地方。而且,利用单片机的强大功 普通数字万用表最小测量电阻的能力仅 阻值,其最高测试电压为2.5V,最大测 能,还可以设置某个数据作为测量超限 仅为 0.1n,而且测试电流往往太小,在 试电流为625mA (Rx=0),可以较好地应 值,使用控制输出或者超限报警来达到 时钟信号电平,一般晶振输出信号电平 了需要也可以通过编程,使系统在不同 整体 ,这样做的目的是从EMC(electro 为5V或3.3V,对于要求输入时钟信号电 的阶段工作在不同的频率。例如系统在 magneticcompatibility1的角度考虑的。电 平为 1.8V的器件,不能选用晶振来提供 引导时工作在较低频率的固定分频模式, 流流动是需要回路的,电流回路等效于 时钟信号 (如VC5401、VC5402、VC5409 正常工作后进入所需频率的锁相倍频模 一 个天线,回路面积越大对外辐射就越 和F281X等 )。 式,而在等待期间则返回到分频模式并 强,也越易受到干扰f主要是近场磁场 (3)可编程时钟芯片电路 其电路较 关断PLL以降低功耗。一般TIDSP芯片 的能量,这个磁场的能量可能来 自自由 简单,一般由可编程时钟芯片、晶体和两 能提供多种灵活的时钟选项 ,可以使用 空间或是由电路板上其它部件辐射的)。 个外部电容构成。有多个时钟输出,可产 片内/片外振荡器、片内PLL或由硬件 /软 在高速电路设计中,电流会 自动地寻找 生特殊频率值,适于多个时钟源的系统, 件配置PLL分频 /倍频系数。不同的DSP 阻抗最低的路径返回。如果地层也像电 驱动能力强,频宽最高可达200MHz,输 时钟可配置的能力不同,使用前应参考 源层那样分割出来 ,那么所有的电流都 出信号电平一般为5V或3.3V,常用器件 各 自的数据手册。 会从铁氧体磁珠返回来,直接导致的结 为CY22381(封装如图3,其有3个独立 2.时钟电路选择原则 果 ,一是每条电流回路的天线效应增 FsO一/E I~PLL,3个 (1)系统中要求多个不同频率的时 强;二是电流都从铁氧体磁珠流过,大 Vdd 时钟 输 出 钟信号时,首选可编程时钟芯片电路 单 大增加了传导干扰(从地层或电源层耦 LKA 71 一 时钟信号时,选择晶体时钟电路 多个 CLKB I脚 ),和l14 合进来 ,对系统性能的影响极大)。在时 CY2071A 同频时钟信号时,选择晶振时钟电路。尽 钟芯片的电源入 口处放一个容量为10~ 图3 (有 1个 量使用DSP片内的PLL,降低片外时钟频 100 F的钽电容(具体值根据实际系统 PLL,3个时钟输出引脚 )。 率,提高系统稳定性。 而定),它不仅可以防止由于电压波动引 目前TIDSP工作频率已高达 1GHz (2)C6000、C5510、C5409、C5416、 起的电流涌动,还可以抑制低频干扰, (如最新推出的TMS

文档评论(0)

haihang2017 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档