数字Quartus设计一个十进制计数器8421BCD码.doc

数字Quartus设计一个十进制计数器8421BCD码.doc

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字Quartus设计一个十进制计数器8421BCD码

数电时序电路设计报告 (一)实验题目: JK触发器附加必要的门电路设计8421BCD码的十进制计数器。 (二)实验要求:(1)设计要求:用一个译码驱动器74LS48驱动1个LED七段显示器;轮流显示1位十进制数; (2) 仿真测试电路的输出(用发光二极管指示)。 (三)实验思路:8421BCD码是四位编码方式,而一个JK触发器只能储存一位二进制代码,所以要用四个JK触发器才能构成一个十进制计数器,再在四个输出端接一个74LS48译码器,就能满足题目的要求。 (四)设计步骤 由设计要求画出真值表 Q3n Q2n Q1n Q0n Q3n+1 Q2n+1 Q1n+1 Q0n+1 0 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 0 0 1 0 0 0 1 1 0 0 1 1 0 1 0 0 0 1 0 0 0 1 0 0 0 1 0 1 0 1 0 1 0 1 1 0 0 1 1 0 0 1 1 1 0 1 1 1 1 0 0 0 1 0 0 0 1 0 0 1 0 0 0 0 由真值表画出卡诺图,并化简卡诺图 Q3n+1 0 0 X 1 0 0 X 0 0 1 X X 0 0 X X Q2n+1 0 1 X 0 0 1 X 0 1 0 X X 0 1 X X Q1n+1 0 0 X 0 1 1 X 0 0 0 X X 1 1 X X Q0n+1 1 1 X 1 0 0 X 0 0 0 X X 1 1 X X 与触发器的特征方程进行对比得,J0=K0=1; J1= Q0n·Q3n’(即Q3n非),K1=Q0n; J2=K2=Q1n·Q0n; J3= Q2n·Q1n·Q0n, K3=Q0n. (3)采用Quartus II 7.2软件画出设计电路图 (4) 对设计电路图进行仿真测试 (5)参照型号EP2C5T144C8可编程芯片的实验板情况下,给设计好的原理图配置芯片引脚,并重新输出电路图。则此时该实验电路设计已完成,连接实验板,下载设计好的文件,则可进行测试。 (四)设计电路图 初始原理图 仿真结果图 配置好芯片引脚后的实验原理电路图: 心得体会 在用Quartus II 7.2软件设计电路图时,会发现器件在纸上画的电路图略有不同,因此需要把他们进行一一对应。 明确分工不仅使每位成员都参与其中,也使得设计过程更高效。 Quartus软件仿真有一定的局限性,波形显示是其最简单明了的方式。

文档评论(0)

jgx3536 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:6111134150000003

1亿VIP精品文档

相关文档