邱德慧72 宏模块应用实例-正弦信号发生器eda设计方法分立元件 .ppt

邱德慧72 宏模块应用实例-正弦信号发生器eda设计方法分立元件 .ppt

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
邱德慧72 宏模块应用实例-正弦信号发生器eda设计方法分立元件

EDA 技术实用教程 主讲人: 邱德慧 7.2 宏模块应用实例-正弦信号发生器 EDA设计方法 分立元件设计 方案选择 7.2 宏模块应用实例-正弦信号发生器 振荡器---扭环形计数器----逻辑模拟开关----加法器----滤波器----正弦波 VHDL顶层设计 Singt.vhd 7.2 宏模块应用实例-正弦信号发生器 7.2.1 工作原理 图7-1 正弦信号发生器结构框图 f = f0 /64 6位计数器 (地址发生器) 正弦波数据存储ROM 8位D/A CLK DOUT [7..0] q[5..0] 方案论证 1 分立元件 优点:成本 缺点:硬件资源 抗干扰性 运行速度 扩展性 2 FPGA 优点:成本 硬件资源 抗干扰性 运行速度 扩展性 运算 显示控制 7.2 宏模块应用实例-正弦信号发生器 设计步骤 波形仿真验证 VHDL顶层设计 6位的地址发生器或计数器 正弦信号数据ROM(64个8位数据) FPGA-“一揽子“解决方案 7.2 宏模块应用实例-正弦信号发生器 7.2.2 步骤一:定制初始化数据文件 1.建立.mif格式文件 (memory Initialization File) 方法一:填表:File-New-Other Files- Memory Initialization File 图7-2 将波形数据填入mif文件表中 7.2 宏模块应用实例-正弦信号发生器 7.2.2 步骤一:定制初始化数据文件 【例7-1】 WIDTH = 8; DEPTH = 64; ADDRESS_RADIX = HEX; DATA_RADIX = HEX; CONTENT BEGIN 0 : FF; 1 : FE; 2 : FC; 3 : F9; 4 : F5; …(数据略去) 3D : FC; 3E : FE; 3F : FF; END; 方法二:编辑器设计MIF文件 7.2 宏模块应用实例-正弦信号发生器 7.2.2 定制初始化数据文件 【例7-2】 #include stdio.h #include math.h main() {int i;float s; for(i=0;i1024;i++) { s = sin(atan(1)*8*i/1024); printf(%d : %d;\n,i,(int)((s+1)*1023/2)); } } 方法三:用C语言或MATLAB生成.mif格式文件 7.2 宏模块应用实例-正弦信号发生器 7.2.2 定制初始化数据文件 2.建立.hex格式文件 图7-2 将波形数据填入hex文件表中 方法一:填表:File-New-Memeory Files- Hexadecimal File 7.2 宏模块应用实例-正弦信号发生器 7.2.2 步骤一:定制初始化数据文件 方法二: ASM编译器建立hex文件 7.2 宏模块应用实例-正弦信号发生器 7.2.2步骤一:定制初始化数据文件 图7-4 sdata.hex文件的放置路径 7.2 宏模块应用实例-正弦信号发生器 7.2.3 步骤二:定制LPM_ROM元件 图7-5 定制新的宏功能块 7.2 宏模块应用实例-正弦信号发生器 【例7-3】--data_rom.vhd LIBRARY ieee; USE ieee.std_logic_1164.all; LIBRARY altera_mf; USE altera_mf.altera_mf_components.all; --使用宏功能库中的所有元件 ENTITY data_rom IS PORT (address : IN STD_LOGIC_VECTOR (5 DOWNTO 0); inclock : IN STD_LOGIC ; q : OUT STD_LOGIC_VECTOR (7 DOWNTO 0) ); END data_rom; ARCHITECTURE SYN OF data_rom IS SIGNAL sub_wire0 : STD_LOGIC_VECTOR (7 DOWNTO 0); COMPONENT altsyncram --例化altsyncram

文档评论(0)

wujianz + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档