- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机结构与逻辑设计 任课教师:周平 东南大学 生物科学与医学工程学院 Email:zhouping@seu.edu.cn 第0章 绪论 第1章 计算机中的数制与码制 第2章 逻辑函数与门网络 第3章 时序逻辑电路 第4章 算术逻辑运算电路 第5章 PLD与VHDL语言 可编程逻辑器件(PLD) Programmable Logic Device 复杂可编程逻辑器件(CPLD): Complex PLD 现场可编程门阵列(FPGA): Field Programmable Gate Array 1.可编程逻辑器件概述(1/3) 可编程逻辑器件实际上是一种电路的半成品芯片,这种芯片是按一定排列方式集成了大量的门和触发器等基本逻辑元件,出厂时不具有特定的逻辑功能,需要用户利用专门的开发系统对其进行编程,在芯片内部的可编程连接点进行电路连接,使之完成某个逻辑电路或系统的功能,才能成为一个可在实际电子系统中使用的专用芯片。 1.可编程逻辑器件概述(2/3) 1.可编程逻辑器件概述(3/3) 公司与产品: Xilinx公司:XC8000, Spartan, Spartan-II, Spartan-II E, Virtex, Virtex-II Pro等FPGA,XC9500, XC9500XL等 Altera公司:Max7000, Max3000, Max9000, FLEX8000系列, FLEX10K系列, Cyclone系列, Stratix系列等。 Lattice公司:ispLSI 3000, ispLSI5000, ispLSI6000, ispLSI8000等。 Vantis公司,Actel公司,Quicklogic公司,Lucent公司等。 2.1 VHDL的基本结构 VHDL:Very high speed integrated Hardware Description Language VHDL标准:IEEE 1164 USE IEEE.STD_LOGIC_1164.ALL 另外一种硬件描述语言Verilog HDL(IEEE 1364标准) 2.1 VHDL的基本结构 2.1 VHDL的基本结构 例:2选1多路选择器的VHDL描述 ENTITY mux21a IS PORT (d0, d1 : IN BIT; sel : IN BIT; q : OUT BIT); END mux21a; ARCHITECTURE one of mux21a IS BEGIN q = (d0 AND sel) OR (NOT sel AND d1); END one; 2.1 VHDL的基本结构(实体1/5) 实体(ENTITY)说明 实体说明部分规定了基本设计单元的公共信息(输入/输出端口信号或管脚),其作用相当于逻辑单元的管脚。 实体说明的一般形式: ENTITY 实体名 IS [类属参数说明]; [端口说明]; END 实体名; 2.1 VHDL的基本结构(实体2/5) 1)类属参数说明(关键字 GENERIC) 用于指定参数,必须放在端口说明之前。 一般书写格式: GENERIC(常数名:数据类型 [:设定值]); 例: GENERIC(m : TIME := 1ns); … Q1 := d0 AND sel AFTER m; 2.1 VHDL的基本结构(实体3/5) 2) 端口说明(关键字 PORT) 对实体单元与外部接口的描述,规定了端口的名称、数据类型和输入/输出。 一般书写格式: PORT(端口名 {, 端口名} : 模式 数据类型名; … 端口名 {, 端口名} : 模式 数据类型名); 2.1 VHDL的基本结构(实体4/5) 例:RS触发器端口说明 PORT ( set, reset : IN BIT q, qb : BUFFER BIT); 2.1 VHDL的基本结构(实体5/5) 每个端口必须定义: 1) 端口信号名(端口名)。信号名在实体中不能够重名; 2) 端口模式,说明信号的方向。有以下几种模式: IN 输入 OUT 输出 INOUT 双向 BUFFER 输出(结构体内部可以再使用) LINKAGE 不指定方向 3) 端口数据类型。 2.1 VHDL的基本结构(结构体1/3) 结构体(ARCHITECTURE)说明 结构体定义了设计单元的具体功能。一定要在实体的后面。 结构体说明的一般形式: ARCHITECTURE 结构体名 OF 实体名 IS [定义语句] 内部信号,常数,数据类型等。
您可能关注的文档
最近下载
- 中式烹调师高级工理论知识练习题库(附参考答案).docx
- 中央厨房卫生规范与管理指南.docx VIP
- 2025年人工智能工程师(高级)题库.docx VIP
- 社会团体成立登记表.docx
- MITSUBISHI三菱MDS-EM EMH系列规格说明书.pdf
- 高血压科普健康宣教ppt课件.pptx VIP
- 2025入党积极分子发展对象考试题库(含答案).pdf VIP
- YD-T 4244-2023电信网和互联网数据分类分级技术要求与测试方法.pdf VIP
- 2025年新版成人考试模拟真题及答案.doc VIP
- 0523S01019-理解当代中国:汉英翻译-2023版人才培养方案课程教学大纲.docx VIP
文档评论(0)