CPU芯片的选型与介绍.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CPU芯片的选型和介绍 CPU芯片是整个硬件系统的核心,中央处理器芯片多种多样,有高速的DSP芯片,有功能简单经济的单片机,PC机专用的CPU芯片等等,CPU芯片生产厂商更是不胜枚举。CPU芯片选择是否合适不仅影响到整个系统的工作的性能,还关系到设计的复杂程度和设计的经济性。在本设计中考虑到设备工作性能的需要、开发成本、设计周期等综合因素,选择MCS-51单片机芯片AT89C51作为本设计的中央处理器。AT89C51是美国ATMEL公司生产的低电压,高性能CMOS工艺8位单片机,片内含8Kbytes的可反复擦写的只读程序存储器(EPROM)和256Kbytes的随机存取数据存储器(RAM),器件采用ATMEL公司的高密度,非易失性存储技术生产,兼容标准MCS-51指令系统,片内置8位中央处理器(CPU)和Flash存储单元,功能强大。AT89C51单片机可提供许多高性价比的应用场合,可灵活应用于各种控制领域。下面对AT89C51芯片做详细的介绍。 AT89系列单片机(简称89系列单片机)是ATMEL公司的8位Flash单片机。这个系列单片机最吸引人的特点就是在片内含有Flash存储器,因此它有着十分广泛的用途,特别是在便携式和需要特殊信息保存的仪器和系统中显得更为有用[4]。 89系列单片机是以8051核构成的,所以与8051系列单片机相互兼容。这个系列对于以8051为基础的系统来说,进行取代和构造十分容易。89系列单片机的内部结构与80C51相近,主要含有以下几个部件: 8031CPU; 振荡电路; 总线控制部件; 中断控制部件; 片内Flash存储器; 片内RAM; 并行I/O接口; 定时器; 串行I/O接口; 图2.AT89C51引脚图1、I/O口线, AT89C51引脚图如图2所示。 (1)P0口——8位、漏极开路的双向I/O口。 当使用片外存储器及扩展I/O口时,P0口作为低字节地址/数据线复用。 P0口也可做通用I/O口使用,但需要加上拉电阻,变为准双向口。当作为普通输入时,应将输出锁存器置1。P0口可驱动8个TTL负载。 (2)P1口——8位、准双向I/O口,具有内部上拉电阻。 P1口是为用户准备的I/O双向口。 (3)P2口——8位、准双向I/O口,具有内部上拉电阻。 当使用片外存储器或外扩I/O口时,P2口输出高8位地址。P2口也也可做通用I/O口使用。用做输入时,应将输出锁存器置1。P2口可驱动4个TTL负载。 (4)P3口——8位、准双向I/O口,具有内部上拉电阻。 P3口也可做通用I/O口使用。用做输入时,应将输出锁存器置1。P3口还提供各种替代功能,如表2.1所示。表2.1P3口替代功能 引脚 替代功能 说明 P3.0 RXD 串行数据接收 P3.1 TXD 串行数据发送 P3.2 外部中断0申请 P3.3 外部中断1申请 P3.4 T0 定时器0外部事件计数输入 P3.5 T1 定时器1外部事件计数输入 P3.6 外部RAM写选通 P3.7 外部RAM读选通 2、控制信号线 (1)RST——复位输入信号,高电平有效。在振荡器稳定工作时,在RST引脚施加两个机器周期(即24个晶振周期)以上的高电平,将器件复位。 (2)——外部程序存储器访问允许信号EA(External Access Enable)。 当信号接地时,对ROM的读操作限定在外部程序存储器,地址为0000H~FFFFH;当接VCC时,对ROM的读操作从内部程序存储器开始,并可延续至外部程序存储器。 (3)——片外程序存储器读选通信号PSEN(Program Stroe Enable),低电平有效。在片外程序存储器取址期间,当有效时,程序存储器内容被送至P0口(数据总线);在访问外部RAM时,无效。 (4)——低字节地址锁存信号ALE(Address Latch Enable)。 在系统扩展时,ALE下降沿将P0口输出的低8位地址锁存在外接的地址锁存器中,以实现低字节地址和数据分时传送。此外,ALE端连续输出正脉冲,频率为晶振频率的1/6,可用做外部定时脉冲使用,但要注意,每次访问外RAM时要丢失一个ALE脉冲。 3、电源线 (1)VCC——电源电压输入引脚。 (2)GND——电源地。 4、外部晶振引线 (1)XTAL1——片内振荡器反向放大器和时钟发生线路的输入端。使用片内振荡器,连接外部石英晶体和微调电容。 (2)XTAL2——片内振荡器反向放大器的输出端。使用片内振荡器,连接外部石英晶体和微调电容。当使用外部振荡器时,引脚XATL1接收振荡器信号,XATL2悬空。 AT89C51基本组成框图如图2.所示。下面简要说明各部分的组成及功能:

文档评论(0)

00625 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档