- 7
- 0
- 约2.19万字
- 约 33页
- 2017-09-09 发布于湖北
- 举报
第11章触发器
第11章 触发器与时序逻辑电路
组合电路的输出仅与输入有关,而时序电路的输出不仅与输入有关而且与电路原来的状态有关。组成数字电路的重要单元电路是触发器(Flip-Flop)。
本章首先介绍触发器和同步时序电路的分析,然后介绍寄存器、计数器等常用集成时序电路,最后对异步时序电路的分析也给予了简单介绍。
11.1 触发器
11.1.1 基本RS触发器
触发器有两个稳定的状态,可用来表示数字0和1。按结构的不同可分为,没有时钟控制的基本触发器和有时钟控制的门控触发器。
基本RS触发器是组成门控触发器的基础,一般有与非门和或非门组成的两种,以下介绍与非门组成的基本RS触发器。
1.电路结构与符号图
用与非门组成的RS触发器见图11-1。图中为置1输入端,为置0输入 端,都是低电平有效,Q、 为输出端,一般以Q的状态作为触发器的状态。
表
图11-1 与非门组成的基本RS触发器
2.工作原理与真值表
(1)当=0,=1时,因=0,G2门的输出端,G1门的两输入为1,因此G1门的输出端Q=0。
(2)当=1,=0时,因=0,G1门的输出端Q=1,G2门的两输入为1,因此G2门的输出端。
(3)当=1,=1时,G1门和G2门的输出端被它们的原来状态锁定,故输出不变。
(4)当=0,=0时,则有。若输入信号=0,=0之后出现=1,=1,则输出状态不确定。因此=
原创力文档

文档评论(0)