第三章 时序逻辑电路.pdfVIP

  • 3
  • 0
  • 约3.62万字
  • 约 50页
  • 2017-07-25 发布于河北
  • 举报
第三章 时序逻辑电路.pdf

第12 章触发器和时序逻辑电路 第12 章触发器和时序逻辑电路 12.1 双稳态触发器 12.1 双稳态触发器 12.2 寄存器 12.2 寄存器 12.3 计数器 12.3 计数器 12.4 555定时器及其应用 12.4 555定时器及其应用 时序逻辑电路的特点: 时序逻辑电路的特点: 电路的输出状态不仅取决于当时的输入信号, 电路的输出状态不仅取决于当时的输入信号, 而且与电路原来的状态有关,当输入信号消失 而且与电路 有关,当输入信号消失 后,电路状态仍维持不变。这种具有存贮记忆功 后,电路状态仍维持不变。这种具有存贮记忆功 能的电路称为时序逻辑电路。 能的电路称为时序逻辑电路。 下面介绍双稳态触发器,它是构成时序电路 双稳态触发器 它是构成时序电路 的基本逻辑单元。 的基本逻辑单元。 12.1 双稳态触发器 12.1 双稳态触发器 双稳态触发器: Flip - Flop,简写为 FF 。 双稳态触发器: 是一种具有记忆功能的逻辑单元电路,它能储存 是一种具有记忆功能的逻辑单元电路,它能储存 一位二进制码。 一位二进制码。 特点: 特点: 1、有两个稳定状态“0”态和“1”态; 1、有两个稳定状态 态 2、能根据输入信号将触发器置成“0”或“1”态; 能根据输入信号将触发器置成“0”或“1”态 3 、输入信号消失后,被置成的“0”或“1”态能 3 、输入信号消失后,被置成的 态能 保存下来,即具有记忆功能。 保存下来,即具有记忆功能。 12.1 双稳态触发器 12.1 双稳态触发器 12.1.1 R -S 触发器 12.1.1 R -S 触发器 12.1.2 主从J -K 触发器 12.1.2 主从J -K 触发器 12.1.3 维持阻塞D 触发器 12.1.3 维持阻塞D 触发器 12.1.4 触发器逻辑功能转换 12.1.4 触发器逻辑功能转换 12.1.5 集成触发器 12.1.5 集成触发器 12.1.1 R -S 触发器 12.1.1 R -S 触发器 Basic Flip - Flop 一、基本RS触发器 两互补输出端 正常情况下, 正常情况下, Q Q Q Q 两输出端的状态 两输出端的状态 反馈线 保持相反。通常 . . 保持相反。通常 以Q端的逻辑电 以Q端的逻辑电 平表示触发器的 G1 G2 平表示触发器的 状态,即Q=1, 状态,即Q=1, Q=0时,

文档评论(0)

1亿VIP精品文档

相关文档