- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于TL16C552的DSP串并行通信扩展技术研究.doc
基于TL16C552的DSP串并行通信扩展技术研究|第1
摘 要:TL16C552是TI公司生产的异步通信芯片,该芯片可在通信系统的实时性要求较高时,用来实现系统的高速串行通信和打印口扩展,从而增强系统的通信接口控制能力。文中介绍了TL16C552的性能及与通信有关的寄存器,给出了TL16C552在DSP器件TMS320VC33与PC机通信系统中的硬件应用电路及通过TMS320VC33初始化TL16C552的软件编程。
关键词:DSP;通信接口;异步通信;TL16C552;TMS320VC33
1 引言
数字信号处理器(DSP)是数字信号处理理论与超大规模集成电路(VLSI)技术融合的结晶。目前DSP技术正广泛地应用于通信、语音、图像、航天航空、仪器仪表等领域,在推动当代信息处理数字化方面正发挥着越来越大的作用。TI公司的最新一代浮点型DSP芯片TMS320VC33是性价比较高的浮点DSP芯片之一,但是它的通信接口控制能力比较弱。由于TMS320VC33只有一个同步串口,因此,当TMS320VC33独立构成一个处理单元来与外设交换数据时,其较弱的通信能力就会影响DSP的应用。在笔者所从事的DSP系统开发设计中,需要DSP芯片处理大量的数据,并将处理的结果通过串口传送到PC机显示或作进一步处理。由于系统的实时性要求较高,因此,如何实现TMS320VC33与PC机之间的高速可靠通信就显得十分重要。
2 异步通信芯片TL16C552介绍
对于TI(德州仪器)的TMS320系列数字信号处理器来说,设计串口的方法一般是利用通用的I/O口线来构成串口,并由软件来设定波特率。这在DSP不繁忙的情况下比较有用;但是当通信的实时性要求较高时,就应该通过扩展异步通信芯片来实现高速串行通信。对于设计并口来说,因为DSP输入/输出资源有限,因此,只能利用扩展异步通信芯片或者总线接口来扩展打印口。TI公司的异步通信芯片TL16C552正是可以同时实现扩展串行口和并行口通信的理想芯片,它的主要特点如下:
●内含两个TL16C550异步通讯单元;
●带有增强的双向打印口;
●16字节FIFOs(先进先出存储器)可减少CPU中断;
●每个通道可独立控制发送、接收、线态和数据装置中断;
●每个通道有独立的Modem控制信号;
●具有可编程的串行数据发送格式,其数据位长度为5、6、7、8;
●具有偶校验、奇校验或无校验模式,停止位长度为1、1.5、2;
●每个通道的数据和控制总线均可采用3态TTL驱动;
●硬件和软件与TL16C452兼容;
●带有两个串行口和一个并行口;
●波特率发生器可编程;
●采用68引脚PLCC(Plastic Leaded Chip Carri-er)封装。
500)this.style.ouseg(this)
2.1 TL16C552的引脚功能
TL16C552的引脚排列如图1所示,各主要引脚的功能说明如下:
A0~A2:片内寄存器的选择信号;
DB0~DB7:双向8位数据线;
500)this.style.ouseg(this)输入片选信号,可分别用于使串行口1,串行口2和并行打印口;
CLK:外部时钟输入端;
500)this.style.ouseg(this)接收准备好信号,当TL16C552已经从串行输入端接收了一个字符时,该信号失效,在中断方式时可作为中断请求信号;
500)this.style.ouseg(this)发送准备好信号,当TL16C552允许发送且发送缓冲区为空时,该信号有效,在中断方式时可作为中断请求信号;
INT0、INT1、INT2:分别为两个串行口和并行口中断输出;
SIN0、SIN1:串行数据输入引脚;
SOUT0、SOUT1:串行数据输出引脚;
500)this.style.ouseg(this)
2.2 TL16C552的片内寄存器
TL16C552内部共有12个寄存器,可分别用于实现通信参数的设置、对线路及MODEM的状态访问、数据的发送和接收以及中断管理等功能。编程人员可由A0、A1、A2三条片内寄存器选择线和线路控制寄存器的除法锁存器访问位DLAB一起,通过多路复用进行访问或控制TL16C552的任何一个寄存器。表1给出了访问这些寄存器时DLAB和A0、A1、A2的具体操作方法。表中的“X”表示无关。
3 与PC机串并行通信的硬件电路
TMS320VC33与PC机通信的硬件电路如图2所示。
由于DSP输入输出接口资源有限,因而在设计中采用PLD来扩展DSP的输入/输出接口,本文的PLD采用Altera公司的ACEX1K30芯片。另外,图中将PLD的配置方式及DSP的仿真调试接口和电
您可能关注的文档
最近下载
- DMX512灯光调光控制程序.doc VIP
- 四种不同类型土壤保水剂保水性能的比较-生态学杂志.PDF VIP
- 2019年中央机关公开遴选和选调公务员笔试真题〔B卷完好版解析〕_党政公选考试公共科目题库_公共科目真题_模拟试题.docx VIP
- 北京市东城区汇文中学2023-2024学年七年级上学期月考数学试题(无答案).docx VIP
- 《有效复习》班队活动教案.doc VIP
- 四年级阅读理解专项训练可打印.docx VIP
- 法医考试题目及答案.doc VIP
- 《水泥胶砂保水率测定方法》GB_T 45002-2024.pdf
- USON介绍分析.ppt VIP
- 新学期小学英语开学第一课主题班会PPT课件.pptx VIP
原创力文档


文档评论(0)