门电路的第二章.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
门电路的第二章

门电路 (Gate Circuit);一、门电路的作用和常用类型 ;二、高电平和低电平的含义 ;TTL和CMOS的主要区别;  VD1 ~ VD3 在正常信号输 入时不工作,因此下面的分 析中不予考虑。RB、RC 和 V6 所构成的有源泄放电路的 作用是提高开关速度,它们 不影响与非门的逻辑功能, 因此下面的工作原理分析中 也不予考虑。;综上所述,该电路实现了与非逻辑功能,即;一、电压传输特性;u0(V);1、输出高电平UOH、输出低电平UOL;3 、 输入端噪声容限;噪声容限越大,抗干扰能力越强。 ;二、输入、输出特性,负载特性;2、扇出系数:;; 不管是灌电流负载还是拉电流负载,负载电流都不能超过其最大允许电流,否则将导致电路不能正常工作,甚至烧坏门电路。;输出低电平时,流入前级的电流(灌电流):;例 题;3、输入端接一电阻R接地;R增大;1、悬空的输入端相当于接高电平。; 2、普通与非门输出端“线与”会产生短路电流损坏器件,如下图。; 相当于与门作用。 因为 Y1、Y2 中有低电 平时,Y 为低电平;只有 Y1、Y2 均为高电平时,Y 才为高电平,故 Y = Y1 · Y2。;;;;;集成门的选用;TTL 集成逻辑门的使用要点 ;多余输入端的处理 ;例1:多余输入端的处理:;例2:TTL门的使用说明: ①??TTL门的输入电阻应小于0.7-0.9K ②??TTL门的输入端悬空可视为“1”。;TTL门 Y1=0, Y2=1, Y3= 1,Y4= 0, Y5 = 高阻态(Z),Y6= 0, Y7=1, Y8=0 ; 例3:?CMOS门的使用说明: ① CMOS电路的输入电阻可选择范围大; ②?CMOS门的输入端不可悬空。 ;Y1=1, Y2=0, Y3= 0,Y4= 0;例4: 1.CMOS门 Y=1, 2.TTL门 Y=0 输入端接10k电阻 到地相当于‘1’ ;TTL电平: ???输出高电平2.4V,输出低电平0.4V。在室温下,一般输出高电平是3.4V,输出低电平是0.3V。最小输入高电平和低电平:输入高电平=2.0V,输入低电平=0.8V,噪声容限是0.4V。 CMOS电平: ???1逻辑电平电压接近于电源电压,0逻辑电平接近于0V。而且具有很宽的噪声容限。 ;;学习要求;3.一般了解其它逻辑门电路的特点。 掌握与非门、或非门输入电流的计算 OC门外接负载电阻的计算 4.熟练掌握各种门电路的各种表示方法。 5.若干电参数的物理意义。 VOH、VOL、VIH、VIL、VTH、VNH、VNL、IIH、IIL、IOH、IOL、N、tpd

文档评论(0)

f8r9t5c + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8000054077000003

1亿VIP精品文档

相关文档