关于IC615的射频接收集成电路设计(实例).pdfVIP

  • 52
  • 0
  • 约3.81万字
  • 约 39页
  • 2017-07-29 发布于湖北
  • 举报

关于IC615的射频接收集成电路设计(实例).pdf

附录A 基于SpectreRF 的GPS-L1 接收机设计 说明:该接收机采用低中频架构来实现,中频频率为4.092 MHz (本振频率处 于下频率段,为1571.328 MHz)。包含的主要核心模块为:LNA, 正交Downconverter, Complex BPF, PGA, AGC, ADC, PLL 以及相关滤波器带宽校准电路RC Calibrator 。 为了加快仿真速度,本设计中的 VCO 模块和其它算法模块(AGC 校准算法中的 译码电路,二进制搜索算法,参考频率分频器等)均采用Verilog-A 语言进行建模 (可参考附录B, C, D, E )。另外在进行频率综合器的设计时,为了将AFC 算法以 及小数分频中的Sigma-Delta (SD)调制器也进行实现,我们将其设计成宽范围输 出,但是固定其输入参考频率和分频比,因此在保证PLL 环路稳定的情况下可以 大大简化电荷泵和环路滤波器的设计复杂度。因此我们将VCO 设计成宽范围输出, 包括16 条压控频率线,同时将AFC 算法、SD 调制器以及加法模块也利用Verilog-A 进行实现(附录F, G, H ),提升仿真速度。其它模块的设计均在晶体管级进行实 现(即使在此情况下,利用典型的设计服务器,完成系统级仿真也需要约 4 天时 间)。本设计采用0. 18 μm CMOS 工艺进行实现,电源电压为3.3 V (简单起见, 省去了LDO 等稳压电源模块),所有的仿真均在典型工艺角下进行(个别仿真会 采用多种工艺角进行验证),本附录的最终目的是提供一个学习型的设计案例, 并给出具体的仿真结果(模块级和系统级)。 需要补充说明的是:接收机在设计过程中,如果严格按照相应的设计理论, 有时会引入非常大的计算量,并且还会造成一定的设计冗余,例如,在设计 LNA 时,只要设计的指标,如噪声系数、线性性能、增益以及功耗等满足工程需要即 可,所以对于RF 电路的设计,有时经验和直觉显得尤为重要,它往往可以在避免 复杂理论计算的情况下确定较优的电路设计参数。当然,严格的理论计算在针对 最优化模块设计时却是必不可少的。本接收机的设计主要依据工程经验进行设计, 只是在某些电路参数确定时,进行了一定程度的折中(直觉的结果)。 Divider_20 RC Calibrator Balun for test AGC PGA ADC Downconverter Comparator LNA Complex BPF Divider_2046 Decoder Digital Integrator OR Gate

文档评论(0)

1亿VIP精品文档

相关文档