高速突发模式误码测试仪的fpga实现方案.docVIP

  • 4
  • 0
  • 约3.49千字
  • 约 7页
  • 2017-09-06 发布于天津
  • 举报

高速突发模式误码测试仪的fpga实现方案.doc

高速突发模式误码测试仪的实现方案来源互联网摘要突发模式误码测试仪与一般连续误码测试仪不同其接收端在误码比对前要实现在十几位内对具有相位跳变特点的信号进行时钟提取和数据恢复并且在误码比对时须滤除前导码和定界符仅对有效数据进行误码统计本文提出一种基于实现的高速突发模式误码测试仪设计方案并介绍该方案的总体设计过程以及中主要功能逻辑模块的工作原理和控制系统的设计该测试仪应用于系统突发式光接收模块的误码测试中具有较好的性能和实际意义引言无源光网络以其独特的优势在网络中已经规模化地应用由于系统在现有系统中带

高速突发模式误码测试仪的FPGA实现方案 来源:互联网 摘要:突发模式误码测试仪与一般连续误码测试仪不同,其接收端在误码比对前要实现在十几位内,对具有相位跳变特点的信号进行时钟提取和数据恢复,并且在误码比对时须滤除前导码和定界符,仅对有效数据进行误码统计。本文提出一种基于FPGA实现的高速突发模式误码测试仪设计方案,并介绍该方案的总体设计过程,以及FPGA中主要功能逻辑模块的工作原理和控制系统的设计。该测试仪应用于1.25 GHz GPON系统突发式光接收模块的误码测试中,具有较好的性能和实际意义。 引言 无源光网络PON以其独特的优势在网络中已经规模化地应用。由于GPON系统在现有PON系

文档评论(0)

1亿VIP精品文档

相关文档