数字电子电路技术期末复习重点(整理版).doc

数字电子电路技术期末复习重点(整理版).doc

  1. 1、本文档共28页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子电路技术期末复习重点(整理版)

数字电子技术期末考试 题型分布: 选择题:15分(每题1分,共15分) 其中有多选题 中,=0,Q*=1的时候,状态的是() J=1=0 B. J=1,K=1 二、填空题:23分(每空1分,共23分) 三、判断题:5分(每题1分,共5分) 四、计算大题:57分(8个大题) 1.公式法化简(1题,共5分,考课后题考课后作业题考作业题)) 具体书上每章的题型和分值分布: 第一章和第二章(17分):选择题:4分、填空题:2分、判断题:1分、 计算大题:10分。 第三章(5分):选择题:1分、填空题:2分、判断题:2分。 填空题在P67 什么叫正逻辑?什么叫负逻辑? 正逻辑:以高电平表示逻辑1,低电平表示逻辑0; 负逻辑:以高电平表示逻辑0,低电平表示逻辑1。 第四章(24分):选择题:4分、填空题:6分、判断题:2分、 计算大题:12分。 第五章(17分):选择题:3分、填空题:4分、计算大题:10分。 第六章(24分):选择题:3分、填空题:4分、计算大题:17分。 第七章(13分):填空题:5分、计算大题:8分。 选择填空判断(上课说的)选择三变量的最小项。 :’B’C’ A’B’C A’BC’ A’BC AB’C’ AB’C ABC’ ABC 最大项:’+B’+C’ A’+B’+C A’+B+C’ A’+B+C A+B’+C’ A+B’+C A+B+C’ A+B+C 全体最小项为最小项乘积为 与非门电路,输入全为,输出可用四二进制数表示。 50状态需要二进制码。 2的6次方=64。 8421的权是 一位十进制数用 BCD码 表示 17是(0001 0111)BCD。 P13 8421 BCD码是用四位二进制数表示一位十进制数。 )不是有权码恒权码,。 恒权码。不是恒权码是变权码。数的余表示为 P13 余3码=正常数+3。 8选1的数据选择器,数据输入端)有,地址输入端A)有。 4选1的数据选择器,数据输入端)有,地址输入端)有。 数据选择器有4个输入栏P188 全加器的输入端端来自的进位、被加数、加数)输出端。 的有输入端考虑低位只需要考虑被加数加数)输出端。组合逻辑电路:编码器和译码器是互逆的关系。 :区分不同的事物,将其中的每个事物用一个二值代码示。 输入的每一个高低电平信号编成一个对应的二进制代码。 编码器:任何时刻只允许输入一个编码信号,否则输出将发生混乱。 编码器:输入两个的编码信号,几个输入信号同时出现, 只对优先权最高的一个进行编码。 :输入二进制代码译对应的输出高、信号或另外一个代码。 选择器:在数字信号传输过程中,有时需要从一组输入数据中选出某一个来 这时就需要用到数据选择器或多路开关。 :两个二进制数之间的算术运算无论是加减、乘、除,目前在数字计算机中都是化作若干加法运算进行的。因此加法器是构成算术运算器的基本单元。 :不考虑来自低位的进位,将两个二进制数相加 全加器:将两个多数相加时,除了最低位外,都应考虑来自低位的进位即将两个对应位的加数来自低位的进位相加。 比较:两个数值的大小。 分配器数值分配)路连接到输出端。 选择器和数据分配器功能相反。 11、时序逻辑电路: :用于一组二值代码 一个触发器能存储1二值代码存储n位二值需要触发器。:除了具有存储代码的功能外,还具有移位功能。 移位功能指寄存器里存储的代码能在移位脉冲的作用下依次左移或右移。 构成移位寄存器,即移位计数器 计数器:用于对时钟脉冲计数,用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。 ):’D出现低电平后要等到达时才能将触发器置零。 )只要’D出现低电平触发器立即被置零,控制。 组合逻辑电路和时序逻辑电路? :任意时刻的输出仅仅取决于该时刻的输入,与电路原的无关电路不能包含单元。 组合逻辑电路:编码器、译码器、数据选择器、加法器、数值比较器。 :任一时刻的输出信号不仅取决于当时的输入信号,还取决于电路原的状态,具有记忆功能。 电路:组合逻辑电路+储存电路的时序逻辑电路:寄存器、移位寄存器、计数器、顺序脉冲发生器、序列信号发生器。 触发器:能够存储二值信号基本单元电路。 不是逻辑电路。的两个基本特点: 具有自行保持的稳定状态,用来表示逻辑状态的 在触发信号的操作下,根据不同的输入信号可以置成。 特性表中,的是触发器的状态。 Q和Q’称为输出端,并且定义=1,Q’=0为锁存器的; Q’称为输出端,并且定义=0,Q’=1为锁存器的 JK触发器的功能:保持、置。 T的功能:保持、翻转。 D的功能:置置 14、正与门相当于负或门。 选择器输出的方程,地址输入四选一选择器 Y1=[D0’1A’0)+D1(A’1A0)+D2

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档