- 1、本文档共66页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路设计课件 第9讲 互连
数字集成电路 互连参数的影响 9.2 INTERCONNECT 9.2.1电容串扰效应 电容串扰效应动态节点 电容串扰效应被驱动节点 克服电容串扰的方法 避免浮空节点 对串扰敏感的节点,如预充电总线等,应当增加保持器件以降低阻抗 敏感节点应当很好地与全摆幅信号隔离 在满足时序约束的范围内尽可能加大上升(下降)时间 这会对短路功耗有影响 在敏感的低摆幅布线网络中采用差分信号传输方法,使串扰信号变为不会影响电路工作的共模干扰信号 同一层上的两条导线平行走线的距离不要太长,减小线间电容 两个信号之间增加屏蔽线,能有效地使线间电容变为一个接地电容,从而消除干扰 不同层上信号之间的线间电容可以通过增加额外的布线层来进一步减小 屏蔽 9.2.2串扰与性能 串扰对延时的影响 解决方法(I) 估计和改进:经过细致的参数提取和模拟可以确定延时的瓶颈,然后对电路进行适当的修改 最常使用的方法。 缺点:在整个设计生产过程中需要多次的反复,费时 能动性的版图生成:在导线的布线程序中考虑相邻导线的影响,以保证满足性能方面的要求 很有吸引力 但是所要求的EDA工具非常复杂 解决方法(2) 可预测的结构:使用预先定义的、已知的或保守的布线结构,保证电路既能满足设计者提出的技术要求,又能使串扰不会引起失效 密集型布线结构 避免最坏情形的产生 编解码技术 结构化可预测的连线结构 数据编码消除最恶劣情形 电容负载和电路性能 复杂的设计中单个门常常需要驱动很大的扇出,因而具有很大的电容负载 总线、时钟网络、全局控制信号(set/reset) 存储器中的读写信号 最坏情形发生在芯片内外接口,此时负载有封装导线、印刷电路板导线、连接的器件的输入电容组成 片外负载可以大至50pF,是标准片上负载的数千倍 驱动大电容负载 使用级联缓冲器 输出缓冲器设计 解决方法 在大多数情况下并不需要达到最优的缓冲器延时。片外通信常常能以片上时钟速度的几分之一进行。 放宽延时要求仍然可以使片外时钟速度超过100MHz,但却大大降低了对缓冲的要求。 Delay as a Function of F and N 输出驱动设计 输出驱动器设计-再次考虑 大尺寸晶体管的实现 Bonding Pad Design ESD Protection When a chip is connected to a board, there is unknown (potentially large) static voltage difference Equalizing potentials requires (large) charge flow through the pads Diodes sink this charge into the substrate – need guard rings to pick it up. ESD Protection 芯片封装 Pad Frame 驱动器电路 An alternative is ‘flip-chip’: Pads are distributed around the chip The soldering balls are placed on pads The chip is ‘flipped’ onto the package Can have many more pads 三态缓冲 互连 9.3电阻效应的影响 We have already learned how to drive RC interconnect Impact of resistance is commonly seen in power supply distribution: IR drop Voltage variations Power supply is distributed to minimize the IR drop and the change in current due to switching of gates 9.3.1 RI Introduced Noise 电源/地分布 使用第三层金属走电源/地 (EV4) 在EV4设计中,增加了又厚又宽的第三层金属线 Power supplied from two sides of the die via 3rd metal layer 2nd metal layer used to form power grid 90% of 3rd metal layer used for power/clock routing 4层金属方法 (EV5)-3,4层用于电源/地的走线 4th “coarse and thick” metal layer added to the technology for
您可能关注的文档
最近下载
- 2024年河北省继续医学教育公共必修课参考答案.docx VIP
- 2023年高考全国甲卷语文真题(含答案).pdf
- 2024年河北省继续医学教育公共必修课参考答案.pdf VIP
- 3.6 树和喜鹊.ppt VIP
- (四级)综合布线职业技能鉴定备考题库资料大全-上(单选题汇总).pdf
- 12J1 工程做法 天津市建筑标准设计图集(2012版).docx
- 高中化学必修1判断题(含答案).docx VIP
- 2023年中国石油大学(北京)公共课《毛泽东思想和中国特色社会主义理论体系概论》期末试卷B(有答案).docx VIP
- 慢性呼吸系统疾病防治行动实施方案(2023-2025年).pdf
- 2024幼儿园公开招聘简章(模板).pdf
文档评论(0)