二进制译码器74LS138-Read.PPT

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
二进制译码器74LS138-Read

* 译码器(1) 译码 译码器的功能 ---编码的逆过程,将代码还原为原意的过程。 --实现译码功能的电路,也称为解码器。 译码器的结构 n线一m线 译码器 输 入 (m个信息) 输 出 (n位代码) m与n的关系 一般编码器的输入端数远小于输出端数 译码器(2) 译码器 代码变换译码器 ---将数字、文字或符号的代码还原成相应数字、文字、符号并显示出来的电路。 变量译码器 ,又称为二进制译码器 ---将二进制代码还原为原始输入信号; ---用于不同代码之间的相互转换; 显示译码器 译码器的分类 译码器(3) 二进制译码器 以74LS139译码器说明输入与输出的关系 1 1 1 1 1 B A 每个输出函数对应输入的一个最小项,因此又称为最小项发生器。 真值表 × × 1 1 1 1 1 0 0 0 1 1 1 0 0 1 1 1 0 1 1 0 1 0 1 1 1 1 0 1 1 1 使能端低电平有效 输出端低电平有效 逻辑符号 74LS139 B A 译码器(4) 二进制译码器74LS138 74LS138 输  入 输  出 0   × × × × ×   1 × × × 1 0 0 0 0 1 0 0 0 1 1 0 0 1 0 1 0 0 1 1 1 0 1 0 0 1 0 1 0 1 1 0 1 1 0 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 74LS138功能表 当 , 时, 各输出表达式为 译码器(5) 译码器扩展(级联) 例:由两片74LS138扩展得一个4线-16线译码器 分析如下: “1” 74LS138 (1) 74LS138 (2) 当D=0时,芯片(1)工作,对0000 0111代码译码, 依次输出“0” ~ ~ ~ 当D=1时,芯片(2)工作,对1000 1111代码译码, 依次输出“0” ~ ~ ~ 译码器(6) 利用译码器设计电路例 例1:试用74LS138实现逻辑函数 解: 74LS138 已知74LS138逻辑关系为: 当 , 时,各输出表达式为: 译码器(7) 74LS138 “1” “0” ∴逻辑图 若译码器为高电平有效,应如何实现? 3线8线译码器 ≥1 译码器(8) 解: 74LS138 “1” “0” 例2:用74LS138实现函数 令A=C,B=B, C=A 译码器(9) 利用译码器设计电路的步骤 选择集成二进制译码器 函数变量数 = 输入二进制代码位数 写出函数的标准“与或”式 若用低电平有效芯片实现→“与非-与非”式 确认译码器和门电路输入信号的表达式 译码器输入:函数变量(注意排列顺序) 门电路输入:逻辑函数包括的最小项 所对应的译码器输出 画连线图 译码器(10) 设X、Z均为三位二进制数,X为输入,Z为输出。当2≤X≤5时, 74LS138构成实现上述要求的逻辑电路。 Z=X+2;X<2时Z=1;X>5时Z=0。试用一片3线-8线译码器 例3: (1)由题意可得真值表如下: 解: 0

文档评论(0)

2105194781 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档