计数器EDA设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计数器EDA设计

摘 要 随着EDA技术发展和应用领域的扩大与深入,EDA技术在电子信息、通讯、自动控制及计算机应用等领域的重要性突出。随着技术市场与人才市场对EDA的需求不断提高,产品的市场需求和技术市场的要求也必然会反映到教学领域和科研领域中来。因此学好EDA技术对我们有很大的益处。 在此次EDA设计中,首先我们要熟悉EDA工具的使用过程,然后在此基础上再自主设计数器的程序,并进行调试和运行及仿真,加深我们对EDA工具的了解。 关键词 EDA,计数器,仿真 Abstract Along with EDA technique development and application realm of extension with thorough, the EDA technique is in the electronics information, communication, auto control and calculator application etc.s importance of the realm be outstanding.Along with technique market and talented person market to EDA need continuously exaltation, the market need and technique market of product of request also inevitable the meeting reflection arrive in teaching realm and research realm.Therefore learn good the EDA technique have to us very big of advantage. In this time EDA design, we want to acquaint with EDA tool first of usage process, then on this foundation plan calculator, and carry on adjusting to try with circulate in time the area imitate true, deepen us to understand EDA tool. Keywords  EDA, caculator, emulation. 目 录 摘 要 I Abstract II 第1章 引言 1 1.1 课题的意义 1 1.2 数字频率计的基本要求 1 第2章 系统设计 2 2.1 数字频率计的测量方案选取 2 2.2 数字频率计的原理与总体结构 2 2.3 数字频率计层次设计 3 2.3.1 分频模块的设计 3 2.3.2 计数模块的设计 4 2.3.3 选通时间控制模块设计 6 2.3.4 动态扫描模块设计 7 2.4 数字频率计仿真 9 结论 19 致谢 20 参考文献 21 不要删除行尾的分节符,此行不会被打印 千万不要删除行尾的分节符,此行不会被打印。在目录上点右键“更新域”,然后“更新整个目录”。打印前,不要忘记把上面“Abstract”这一行后加一空行 引 言 VHDL在数字电子电路的设计中具有硬件描述能力强、设计方法灵活、易于修改等特点,从而简化硬件的开发和制造过程,使硬件体积大大缩小,并提高了系统的可靠性。同时在基本电路模块基础上,不必修改硬件电路,通过修改VHDL源程序,增加一些新功能,满足不同用户的需要,实现数字系统硬件的软件化。 随着集成电路技术的高速发展,数字系统迅速朝着更高集成度、超小型化、高性能、高可靠性和低功耗的系统级芯片(SoC,System on Chip)方向发展,从而使可编程ASIC的设计逐步向高层设计转移。作为一种重要的高层次设计技术,VHDL已成为当代电子设计师设计数字硬件时必须掌握的一种方法。 VHDL的发展 VHDL诞生于1982年。在1987年底,VHDL被IEEE和美国国防部确认为标准硬件描述语言 。自IEEE公布了VHDL的标准版本,IEEE-1076(简称87版)之后,各EDA公司相继推出了自己的VHDL设计环境,或宣布自己的设计工具可以和VHDL接口。此后VHDL在电子设计领域得到了广泛的接受,并逐步取代了原有的非标准的硬件描述语言。而Verilog HDL是由GDA(Gateway Design Automation)公司的PhilMoorby在1983年末首创的,最初只设计了一个仿真与验证工具,之后又陆续开发了相关的故障模拟与时序分析工具。1985年Moorby推出它的第三个商用仿真器Verilog XL,获得了巨大的成功,从

文档评论(0)

almm118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档