单片机5.1讲稿.pptx

  1. 1、本文档共72页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Review;第八章 80C51内部定时器及应用;8.1定时器结构 ;8.2定时器工作方式;(2) 定时器/计数器T0、T1的控制寄存器(TCON);(3) 定时器/计数器T0、T1的数据寄存器(TH1、TL1和TH0、TL0)   定时器/计数器T0、T1各有一个16位的数据寄存器,它们都是由高8位寄存器和低8位寄存器所组成。这些寄存器不经过缓冲,直接显示当前的计数值。所有这四个寄存器都是可读/写寄存器,任何时候都可对它们进行读/写操作。 复位后,所有这四个寄存器全部清零。它们都只能字节寻址,TH1、TL1、TH0、TL0的字节地址分别为8DH、8BH、8CH和8AH。 ;;;;;  TL0作为定时器/计数器的工作与方式0、方式1时相同,只是此时的计数器为8位计数器,它占用了T0的GATE、   、TR0、T0引脚以及中断源等。TH0所构成的定时器只能作为定时器用,因为此时的外部引脚已为定时器/计数器TL0所占用。不过这时它却占用了定时??/计数器T1的启动/停止控制位TR1、计数溢出标志位TF1及中断源。   对于定时器/计数器T1,当定时器/计数器T0工作于方式3时,仍可工作于方式0、方式1或方式2,但必须是不使用中断的场合。;8.3 定时器/计数器应用举例 ;;(1) 查询方式 ORG 0000H AJMP MAIN ORG 0200H ;主程序入口 MAIN:MOV TMOD,#00H     ;写方式控制字,T1方式0,不用门控 MOV TH1,#0F8H ;写定时常数 MOV TL1,#06H CLR ET1 ;禁止T1中断 SETB TR1 ;启动T1 WATT:JBC TF1,WAVE      ;定时到,转WAVE,并将TF1清零 SJMP WATT ;否则,继续查询 WAVE:CPL P1.7 ;输出状态翻转 MOV TH1,#0F8H ;重写定时常数 MOV TL1,#06H SJMP WATT ;返回WATT,等待下一次定时时间到;(2)中断方式 ORG 0000H AJMP MAIN ORG 001BH ;T1中断服务程序固定入口地址。 LJMP T1INT ;转向T1中断服务程序。 ORG 0200H ;主程序入口 MAIN:MOV TMOD,#00H ;T1方式0,不用门控        MOV TH1,#0F8H;写定时常数 MOV TL1,#06H SETB ET1 ;允许T1中断。 SETB EA ;CPU中断开放 SETB TR1 ;启动T1 SJMP $ ;等待中断 ORG 0800H ;T1中断服务程序 T1INT:CPL P1.7 ;输出状态翻转 MOV TH1,#0F8H ;重写时间常数 MOV TL1,#06H RETI ;中断返回。 ;第五章 半导体存储器;概述 ;;掩模ROM;;  设某存储器有10个地址端(线),4个数据端(线), 10位地址信号由10条地址线通过地址译码器译码出1024个地址与1024(即1 K)个字相对应,每一个字有4位二进制信息, 则该存储器的存储容量为 1024×4 b(即1 K×4 b)。 ;2) 最大存取时间   存储器的存取时间定义为访问一次存储器(对指定单元写入或读出)所需要的时间,这个时间的上限即最大存取时间,一般为十几纳秒至几百纳秒。最大存取时间越小,存储器芯片的工作速度也就越快。 ;;5.1 随机存取存储器RAM;5.1.1 RAM的结构和工作原理;RAM的结构框图 ;1、地址译码器和存储矩阵 地址的选择通过地址译码器来实现。 在大容量的RAM中, 通常采用双译码结构,即将输入地址码分为两部分译码,形成行译码器和列译码器。 行、列译码器的输出即为存储矩阵的行线和列线, 由它们共同确定欲选择的地址单元。 ;1024×1 b RAM存储器的地址译码器和存储矩阵 ;;片选与读/写控制电路;  当CE=1时,G1、G2输出为0,三态门G3、G4、G5均处于高阻状态,输入/输出(I/O)端与数据线D、D隔离,存储器禁止读/写操作而维持原状。   当CE=0时,RAM被选通,根据读/写信号(R/W)执行读或写操作。若R/W=1时,G2输出高电平,G3被打开,存储器执行读操作;反之若R/W=0时,G1输出高电平,G4、G5被打开, 此时加到I/O端的数据以互补的形式出现在D和D上,并被写入到所选中的存储单元

您可能关注的文档

文档评论(0)

502992 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档