- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EMIF02-USB03F2 免费下载
EMIF02-USB03F2
2-line IPAD™, EMI filter including ESD protection
Features
■ 2-line, low-pass filter + 2-line ESD protection
■ High efficiency in EMI filtering
■ Lead-free package
■ Very low PCB space occupation: 2.80 mm2
Flip Chip
■ Very thin package: 0.65 mm (11 bumps)
■ High efficiency in ESD suppression
(IEC 61000-4-2 level 4)
■ High reliability offered by monolithic integration Figure 1. Pin layout (bump side)
■ High reduction of parasitic elements through 3 2 1
integration and wafer level packaging
ID Dz A
Complies with the following standards
Vbus Pup Pd1 B
■ IEC 61000-4-2 level 4 on external pins:
– 15 kV (air discharge) D+ D+
out Pd2 in C
– 8 kV (contact discharge)
D- D-
■ IEC 61000-4-2 level 1 on internal pins: out GND in D
– 2 kV (air discharge)
– 2 kV (contact discharge)
Figure 2. Schematic
Application Pup Dz ID Vbus
文档评论(0)