数字电路第五章节 锁存器 触发器.ppt

  1. 1、本文档共62页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路第五章节 锁存器 触发器

第5章 锁存器和触发器 ③逻辑表达式 例5.2.2 运用基本RS锁存器,消除机械开关触点抖动引起的脉冲输出。 例5.2.2 运用基本RS锁存器,消除机械开关触点抖动引起的脉冲输出。 3、工作原理 触发器状态不变,处于稳态。 G12 G11 G13 G4 G3 G23 G22 G21 Q Q ≥1 ≥1 CP J K S R 0 1 1 0 0 0 0 0 0 G13、 G23打开 ,Q状态不变。 设触发器的前状态为Qn,由图可得 (1) CP=0时,封锁G12、 G22 、G3 、G4,JK被锁; (2) CP由0变1后瞬间,G12、G22抢先打开, G11、G21仍锁定,输出不变。延迟一段时间,J、K经G3 、G4 起作用。 触发器状态不变 同时: 可见:无论J、K为何值,若Qn=1,则S=1;若Qn=0,则R=1,即S、R不可能同时为0。电路已接收了J、K。 S=JQn、R=KQn 仍作用于G13 、G23 的输入端。 在S,R尚未来得及变化的期间,由于G12、G22输出为0,输出的SR锁存器的输出状态由S、R确定(右图为此时的等效电路),触发器的状态将依JK转换。 随着G3、G4延迟的结束,S=R=1,触发器回到(1)的情况。 (3) CP由1变 0后的瞬间,G12、G22抢先关闭, G3 、G4 两门的延迟使 Q Q S=JQn R=KQn 触发后的输出状态为: 整理得: 这就是JK触发器的特性方程 :时钟脉冲CP取非,说明是下降沿触发(↓) 由于这种触发器的状态转换发生在时钟脉冲由1变0瞬间,为区别下降沿到来前后触发器的状态,以Qn表示触发器现在的状态,以Qn+1表示触发器下一个状态,则由等效图得 Q Q S=JQn R=KQn 4、典型集成电路 74F系列TTL电路JK触发器,见 P.222图 与原理电路相比,改变了门电路的位置 ,增加了置位(置1)端和复位(置0)端74F112 74F112芯片含有两个JK触发器 4、典型集成电路 逻辑符号: 1SD 2SD 1Q 2RD 2K 1CP 1K 2J 1J 2CP 1RD 2Q 2Q 1Q 1J C1 1K S R 74F112的国标逻辑符号(引脚见右图5.3.10) 图5.3.10 74F112的国标逻辑符号 H H H H H H L H RD × × CP H L L × × J L H L × × K L H H L H L L H Qn+1 输出 H H H H H L SD 输入 Qn+1 H H × × × L L 表5.3.2 74F112功能表 5.3.4 触发器的动态特性 动态特性:反映触发器对输入信号和时钟信号之间的时间要求,以及输出对时钟响应的延迟时间。 CP Q tSU D tW tPLH tH tPHL tPHL tPLH Tcmin Q (1)建立时间tSU (2)保持时间tH (3)传输延迟时间tPLH和tPHL (4)触发脉冲宽度tW (5)最高触发频率fcmax fcmax =1/ Tcmin 5.4 触发器的逻辑功能 一、几种触发器 通常分为:D触发器、JK触发器、 T触发器、 SR触发器等几种。 以时钟脉冲的触发沿到来为界,触发沿到来前触发器的状态称为现态Qn,而触发沿触发后的状态称为次态Qn+1 。 (1) D Q Q CP 1D C1 T Q Q CP 1T C1 J Q Q CP 1J C1 K 1K S Q Q CP 1S C1 R 1R (2) (4) (3) 逻辑功能:是触发器的次态与现态、输入信号的逻辑关系。可用特性表、特性方程或状态图来描述。 D=1 D=0 二、D触发器 2、特性方程:逻辑功能的逻辑表达式描述。 1 1 0 0 Qn 1 0 1 0 Q n+1 0 1 1 0 D 0 1 1、特性表:逻辑功能的真值表描述。 Qn+1 = D 3、D触发器状态图:逻辑功能的状态图表示。 D=1 D=0 J=× K=0 J=0 K=× 三、JK触发器 2、JK触发器特性方程 1 0 1 1 0 1 0 1 1 0 0 1 1 1 1 0 1 0 1 0 K 1 0 0 0 Qn 0 1 0 0 Q n+1 1 0 1 0 J 0 1 1、特性表 3、D触发器状态图 J=1 K=× J=× K=1 例5.4.1 设下降沿触发的JK触发器时钟脉冲和J、K信号的波形如图5.4.4中虚线上部所示,试画出输出端Q的波形,设触发器的初始状态为0。 解:根据特性表、逻辑表达式或状态图都可画出Q端的波形

文档评论(0)

ctuorn0371 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档