第七篇 输入输出端口.ppt

  1. 1、本文档共75页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
端口E的功能 名称 功能 RE0/RD/AN5 输入/输出;在并行从动端口方式下作为读控制输入RD,为1时无读信号,为0时进行读操作;模拟输入 RE1/WR/AN6 输入/输出;在并行从动端口方式下作为写控制输入WR,为1时无写信号,为0时进行写操作;模拟输入 RE2/CS/AN7 输入/输出;在并行从动端口方式下作为片选控制输入CS,为1时芯片未被选中,为0时芯片被选中;模拟输入 与端口E有关的寄存器有3个: PORTE 地址:09H D7 D6 D5 D4 D3 D2 D1 D0 - - - - - RE2 RE1 RE0 ADCON1 地址:9FH D7 D6 D5 D4 D3 D2 D1 D0 ADFM - - - PCFG3 PCFG2 PCFG1 PCFG0 ◆ TRISE各位的含义如下: D7 D6 D5 D4 D3 D2 D1 D0 IBF OBF IBOV PSPMODE - E口方向控制位 TRISE 地址:89H ◆IBF(D7):输入缓冲器满标志位 D7=1时,表示已接收到一个数据,等待CPU读取; D7=0时,表示没有接收到数据。 ◆OBF(D6):输出缓冲器满标志位 D6=1时,表示输出缓冲器仍保持着上次写入的数据; D6=0时,表示输出缓冲器已空。 ◆IBOV(D5):输入缓冲器溢出标志位 D5=1时,表示输入缓冲器溢出; D5=0时,表示无溢出。 ◆如果在输入缓冲器中的数据没有取走之前,又写入了数据,就会发生输入缓冲器溢出,IBOV置1。 ◆PSPMODE(D4):D口并行从动模式设置位 PSPMODE=1时,设置端口D为并行从动端口; PSPMODE=0时,设置端口D为一般的I/O口。 ◆D3:未用 ◆D2~D0:端口E的三个引脚方向选择位,分别控制RE2、RE1、RE0为输入还是输出。置1为输入,0为输出。 ◆当方向寄存器TRISE的D4(PSPMODE)置1,设置端口D为并行从动端口,这时端口E的三个引脚作为RD、WR、CS, TRISE必须置位,将引脚设置为数字输入。 ◆另外,每条引脚内部都设置了两种输入缓冲器方式,一种是施密特触发输入;另一个则是TTL缓冲器输入。 ◆当方向寄存器TRISE的D4位(PSPMODE)置位,设置端口D为并行从动端口, ◆这时端口E的三个引脚作为RD、WR、 CS作为三个控制信号。 ◆在这种方式下,方向寄存器TRISE的D2:D0必须置1,将引脚设置为数字输入。 ◆同时也必须保证ADCON1寄存器的低四位PCFG3:PCFG0设置使RE2、RE1、RE0为数字I/O口。 ◆ADCON1的PCFG3~PCFG0设置为 0010、0011、0100、0101、011x、1100、1101、1110、1111等模式使RE2、RE1、RE0为数字I/O口。 D7 D6 D5 D4 D3 D2 D1 D0 ADFM - - - PCFG3 PCFG2 PCFG1 PCFG0 ◆只有40脚封装的PIC16F87X单片机才配置了PSP模块。 ◆PSP之所以称为并行从动端口,是因为PIC16F87X在利用并行端口与外界处理器(可以是MCU、DSP等)进行通信时,读、写控制信号及片选控制信号,PIC16F87X处于受控位置,对方处理器处于主控位置。 PSP原理 ◆当PSP投入工作时,必须占用RD和RE的全部端口引脚,而不能再有他用。 ◆当PSPMODE控制位被置1时,RD和RE就共同配合一起工作于PSP模式,借助于这种PSP工作方式,可以实现与其他处理器之间的并行数据通信。 ◆PSP可以直接与外部处理器的8位数据总线进行接口。 ◆外部处理器作为“上位机”可以将PSP当作一个受控数据锁存器来并行读/写数据。 ◆在PSPMODE控制位置为1之后,RE2~RE0自然成为控制该数据锁存器的外来控制信号输入端。 ◆在这种方式下,方向寄存器TRISE的D2~D0必须置1,将引脚设置为数字输入。 ◆同时也必须保证ADCON1寄存器的低四位PCFG3:PCFG0设置使RE2、RE1、RE0为数字I/O口。 ◆利用从动并行端口PORTD可直接与8位微控制器的数据总线相接口,这时该微控制器可以把PORTD作为一个数据锁存器来读写。 ◆在PORTD中,实际上有两个8位锁存器,分别用于数据输入(写操作)和数据输出(读操作)。 ◆当写操作时,用户把8位数据写入PORTD数据锁存器; ◆读操作则是从PORTD引脚锁存器读入数据。 ◆需要注意的是这两个不同的物理锁存器的逻辑地址相同。 ◆在这种方式下,TRISD寄存器的方向控制位对PORTD的方向控制不再起作用,这时由外部的微控制器通过地址I/O门的操作控制数据的方向。 ◆地址分别是05H和85H

文档评论(0)

xiaofei2001129 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档