第12章非制冷焦平面阵列的信号处理电路.pptVIP

第12章非制冷焦平面阵列的信号处理电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第12章非制冷焦平面阵列的信号处理电路

第12章 非制冷焦平面阵列的信号处理电路 内容纲要: 12.1 电路的基本结构和工作原理 12.2 A/D数据采集电路的设计 12.3 基于FPGA的功能设计 12.4 基本DSP的功能实现 12.5 D/A转换电路 12.6 自适应多温度点TEC 温控电路设计 12.7 与PC的通信接口 12.8 看门狗及其他电路模块 12.9 系统印制电路设计 12.10 系统调试与成像 补充: UL01 01 1型微测辐射热计 组成: 两维阻抗式微测辐射热计焦平面阵列 硅读出集成电路(ROIC) 热电温度稳定器(TEC) 补充:UL01 01 1型微测辐射热计 焦平面 : 11.3 UL01011型微测辐射热计的驱动电路 12.1 电路的结构和工作原理 信号处理电路的基本构成 热成像系统的工作流程 系统工作时钟: IRFPA, A/D,信号处理模块 5.625MHz 视频合成、D/A 7.5MHz DSP 75MHz 12.2 A/D数据采集电路的设计 已知:UL01011焦平面阵列的 最佳工作频率:5.5MHz 响应率:4mV/K 噪声等效温差NETD:120mK 动态范围:0.4-2.1V 问:选择精度为多少、频率为多大的A/D合适? 12.2 A/D数据采集电路的设计 例:AD公司的型号为AD9240 的模数转换器 12.2 A/D数据采集电路的设计 12.2 A/D数据采集电路的设计 12.2 A/D数据采集电路的设计 12.2 A/D数据采集电路的设计 (2) 由于焦平面自身的噪声以及系统电磁干扰带来的噪声,在A/D采集之前必须对由焦平面输出的模拟信号进行滤波。 (3) 焦平面响应信号的动态范围为0.4?2.1V,而AD9240为“鬼对鬼”器件,其量程为0?5V,为了充分利用AD9240的量程,系统对输出信号进行了2倍放大。 12.2 A/D数据采集电路的设计 (4) 估算A/D采集噪声对系统噪声的贡献 12.3 基于FPGA的功能实现 12.3.3 时钟系统 时钟信号的选择: IRFPA的工作要求 标准视频格式 FPGA的信号处理方式 12.3.3 时钟系统 IRFPA、A/D和信号处理流水线的工作时钟为5.625MHz, IRFPA在5.625MHz的MC驱动下,行周期为: 5.625M/15625=360 TMC; 在隔行扫描中,无论是摄像机还是CRT显示器,获取或显示一幅图像都要扫描两遍才能得到一幅完整的图像。 视频合成和D/A的工作时钟 时钟频率=点速率=(水平分辨率)×(垂直分辨率)×(刷新率)/(回扫系数) 水平分辨率=行的像素数目: 垂直分辨率=列的像素数目: 刷新率:屏幕刷新所要求的速度,对于逐行扫描系统而言典型值为60Hz,对于隔行扫描而言为30Hz; 回扫系数:必须考虑每一帧的总时间中的某一特定部分显示是空白的,一般典型值例如0.8 。 图为黑白全电视信号的一个行周期信号。 12.3.3 时钟系统 视频合成和D/A的工作时钟为7.5MHz(T=0.1333?s) 每行包含的像素数:64 ?s*7.5MHz=480 其中有效区间像素数: 52.2 ?s*7.5MHz=390 行消隐: 11.8 ?s*7.5MHz=90 行同步: 4.7 ?s*7.5MHz=36 视频合成和D/A的工作时钟 12.3.4 IRFPA的数字驱动信号的产生 IRFPA的数字驱动信号的时序要求 表12.2 Sortie信号的增益与增益控制逻辑的关系 12.3.4 IRFPA的数字驱动信号的产生 12.3.5 基于流水线结构的实时信号处理 基于流水线结构的信号处理模块: 非均匀性校正 盲元替代 自动增益控制 在DSP发出的采样脉冲信号S_Pulse的控制下,把来自于A/D的原始图像数据存储到SRAM内 系数加载模块实现了对SRAM的访问管理,可以在校正模式下把校正系数从SRAM内读取过来,也可以在标定模式下把原始图像数据写入到SRAM内。 12.3.5 基于流水线结构的实时信号处理 非均匀性校正、盲元替代和自动增益控制信号处理表达式 : 12.3.5 基于流水线结构的实时信号处理 12.3.7 直方图统计 自动增益控制系数k和f1 12.3.8 逻辑仲裁 DSP与FPGA之间握手信号的产生 中断信号的扩展 地址空间的映射 键盘信号的传递 12.4 基于DSP的功能实现 DSP扮演系统管理者的角色: 通信接口和IO端口的初始化 校正系数的计算和加载 开机画面的加载 图形化菜单的

文档评论(0)

sandaolingcrh + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档