SN74ALVTH16373GR,SN74ALVTH16373GR,SN74ALVTH16373GR,SN74ALVTH16373DLR,, 规格书,Datasheet 资料.pdfVIP

SN74ALVTH16373GR,SN74ALVTH16373GR,SN74ALVTH16373GR,SN74ALVTH16373DLR,, 规格书,Datasheet 资料.pdf

  1. 1、本文档被系统程序自动判定探测到侵权嫌疑,本站暂时做下架处理。
  2. 2、如果您确认为侵权,可联系本站左侧在线QQ客服请求删除。我们会保证在24小时内做出处理,应急电话:400-050-0827。
  3. 3、此文档由网友上传,因疑似侵权的原因,本站不提供该文档下载,只提供部分内容试读。如果您是出版社/作者,看到后可认领文档,您也可以联系本站进行批量认领。
查看更多
SN74ALVTH16373GR,SN74ALVTH16373GR,SN74ALVTH16373GR,SN74ALVTH16373DLR,, 规格书,Datasheet 资料

SN54ALVTH16373, SN74ALVTH16373 2.5-V/3.3-V 16-BIT TRANSPARENT D-TYPE LATCHES WITH 3-STATE OUTPUTS SCES067F – JUNE 1996 – REVISED JANUARY 1999  State-of-the-Art Advanced BiCMOS SN54ALVTH16373 . . . WD PACKAGE Technology (ABT) Widebus  Design for SN74ALVTH16373 . . . DGG, DGV, OR DL PACKAGE (TOP VIEW) 2.5-V and 3.3-V Operation and Low Static Power Dissipation 1OE 1 48 1LE  Support Mixed-Mode Signal Operation (5-V 1Q1 2 47 1D1 Input and Output Voltages With 2.3-V to 1Q2 3 46 1D2 3.6-V VCC ) GND 4 45 GND  Typical VOLP (Output Ground Bounce) 1Q3 5 44 1D3 0.8 V at VCC = 3.3 V, TA = 25°C 1Q4 6 43 1D4  High Drive (–24/24 mA at 2.5-V and VCC 7 42 VCC –32/64 mA at 3.3-V VCC) 1Q5 8 41 1D5  Power Off Disables Outputs, Permitting 1Q6 9 40 1D6 Live Insertion

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档