- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
武汉大学计算机学院
2010-2011学年第一学期2009级《计算机组成原理》
期末考试试题A类B卷(闭卷)
学号_____________ 班级 _________ 姓名_____________ 成绩________
一、单项选择题(每小题2分,共30分)
1. 冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是:
A. 指令操作码的译码结果 B.指令和数据的寻址方式
C. 指令周期的不同阶段 D.指令和数据所在的存储单元
2. 浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=27×29/32,Y=25×5/8,则浮点加法计算X+Y的最终结果是:
A.00111 1100010 B.00111 0100010
C.01000 0010001 D. 发生溢出
3. 十进制数5的单精度浮点数IEEE 754代码为:A. 01100000101000000000000000000000 B. 01000000101000000000000000000000C. 11000000101000000000000000000000 D. 11000000101100000000000000000000
4.某计算机的Cache共有16块,采用2路组相联映射方式,每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入到Cache的组号是:
A.0 B.2 C.4 D.6
5.某计算机主存容量为64KB.其中ROM区为4KB.其余为RAM区,按字节编址;现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是:
A.1、15 B.2、15 C.1、30 D. 2、30
6.有一个lK×l的DRAM芯片,芯片内是32×32结构,采用分散刷新方式,如果刷新间隔不超过2ms,刷新信号的周期是 。
A.62.5us B.6.25us C.0.625us D.2ms
7. 某机器字长16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一个字节PC自动加1。若某转移指令所在主存地址为2000H,相对位移量字段的内容为06H,则该转移指令成功转以后的目标地址是:
A.2006H B. 2007H C.2008H D .2009H
8.下列关于RISC的叙述中,错误的是
A. RISC普遍采用微程序控制器 B. RI SC大多数指令在一个时钟周期内完
C. RISC的内部通用寄存器数量相对CISC多
D. RISC的指令数、寻址方式和指令格式种类相对CI SC少
9. 某计算机的指令流水线由四个功能段组我。指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别是90ns、80ns、70ns和60ns.则该计算机的CPU时钟周期至少是:
A. 90ns B. 80ns C.70ns D.60ns
10. 相对于微程序控制器,硬布线控制器的特点是:
A.指令执行速度慢,指令功能的修改和扩展容易
B.指令执行速度慢,指令功能的修改和扩展难
C.指令执行速度快,指令功能的修改和扩展容易
D.指令执行速度快,指令功能的修改和扩展难
11. 假设某系统总线在一个总线周期中并行传输4字节信息.一个总线周期占用2个时钟周期,总线时钟频率为10MHZ,则总线带宽是:
A.10MB/S B. 20MB/S C.10 MB/S D.80 MB/S
12.假设某计算机的存储系统由出Cache和主存组成,某程序执行过程中访存1000次,其中访问Cache缺失50次,则Cache的命中率是:
A.5% B. 9.5% C.50% D.95%
13.一个分段存储管理系统中,地址长度为32位.其中段号8位,则最大段长是
A.28字节 B.218字节 C.224字节 D. 232字节
14.分区分配内存管理方式的主要保护措施是:
A.界地址保护 B.程序代码保护 C.数据保护 D. 栈保护
15.下列选项中能引起外部中断的事件是:
A.键盘输入 B.除数为0 C.浮点运算下溢 D.访存缺页
二、(16分)
(1) 在恢复余数法中,
您可能关注的文档
最近下载
- 公司法考试要点..doc VIP
- ASME BPVC-VII-2017 锅炉及压力容器规范 第七卷:动力锅炉维护推荐指南 国外国际标准.pdf VIP
- GB_T 17671-2021水泥胶砂强度检验方法(ISO法).docx VIP
- 教育技术学教学课件-第十一章-教学系统设计.ppt VIP
- 高碳铬轴承钢退火缺陷组织及评级.pdf VIP
- 教育技术学教学课件-第二章-教育技术学的形成.ppt VIP
- 教育技术学教学课件-第七章-计算机教育应用.ppt VIP
- 教育技术学教学课件-第八章-网络教育应用.ppt VIP
- 教育技术学教学课件-第十二章-教育技术学新兴研究方向.ppt VIP
- 小学语文阅读教学有效性研究课题研究结题报告.pdf VIP
文档评论(0)