全差分运放的设计.pdf

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
全差分运放的设计

《通信系统混合信号 VLSI 设计》课程设计报告 2003年12月31日 作者: 唐长文, 菅洪彦 全差分运算放大器设计 唐长文 (011021361) ,菅洪彦(021021061) zwtang@fudan.edu.cn, hyjian@fudan.edu.cn 复旦大学专用集成电路与系统国家重点实验室 一、设计指标 在上华 0.6um CMOS 2P2M 工艺上设计一个全差分运算放大器,设计指标如下: 直流增益 : 80dB 单位增益带宽 : 50MHz 负载电容 : =5pF 相位裕量 : 60 ° 增益裕量 : 12dB 差分压摆率 : 200 V µs 共模电平 : 2.5V (VDD=5V) 共模负反馈单位增益带宽 : 10MHz 等效输入噪声 : 20 nV Hz 输入失调电压 : 10mV 差分输出摆幅 : ±4V 二、运放结构选择 Vb1 M11 M13 M12 Vin+ M1 M2 Vin- Vo+ Vo- M3 M4 Vb2 CL CC RC RC CC CL M5 M6 Vb3 M9 M10 M7 M8 Vcmfb 图1 共源共栅两级运算放大器 1 《通信系统混合信号 VLSI 设计》课程设计报告 2003年12月31日 作者: 唐长文, 菅洪彦 运算放大器的的结构主要有三种: (a)简单两级运放,two-stage ;(b) 折叠共源共栅, folded-cascode; (c)共源共栅,telescopic 。该运算放大器的设计指标要求差分输出摆幅为±4V , 即输出端的所有NMOS 管的V 之和小于 0.5V,输出端的所有 PMOS 管的V 之和也必须 DSAT ,N

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档