- 1、本文档共35页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子测量7
7.4 主要特点及技术指标 1、测试速率 测试速率应大于被测系统的工作速率,以可靠地捕捉被测系统的数据。 在技术指标中,逻辑分析仪分别给出逻辑定时分析速率和状态分析速率。目前,逻辑分析仪的定时分析速率一般在100~500MHZ之间;状态分析的速率一般在35~100MHz之间。 2、定时采集速率 定时分析的时间分辨率 3、状态采集速率 状态分析的时间分辨率 3、数据通道数 逻辑分析仪的数据通道一般在64~102之间。 如:16位微机16条数据总线、20条地址总线和控制总线同时进行相关测试,则要求逻辑分析仪至少有40个以上的通道数。 4、触发方式 逻辑分析仪具有多种灵活而准确的触发能力,可在任意长的数据流中,对欲观察分析的部分数据做出准确的定位,从而捕捉有效的数据。 一般逻辑分析仪都具有近10种触发方式。 5、存储深度 逻辑分析仪的存储深度一般在4Kb~10Mb之间。 第七章 7.1数据域测量的基本特点是什么? 7.2什么是状态和时序? 7.3什么是实时取样? 7.4数据域测量为什么重视数据流的分析能力? 7.5数据域测量对显示方式的基本要求是什么? 7.6功能测试和参数测试有何不同意义? 7.7如何简单地测量逻辑状态? 7.8逻辑笔的原理是什么? 7.9什么是穷举测试?什么是随机测试? 7.10逻辑分析仪是如何构成的? 7.11逻辑分析仪探头和示波器探头有何不同? 7.12逻辑分析仪取样和数字示波器取样有何不同? 7.13逻辑分析仪触发和示波器触发有何不同要求?什么是触发跟踪? 7.14逻辑分析仪有哪些触发方式? 7.15什么是毛刺?毛刺的捕获原理是什么? 7.16逻辑分析仪伪波形显示的意义和作用是什么? 7.17逻辑分析仪状态表显示的意义和作用是什么? 7.18逻辑分析仪反汇编显示的意义和作用是什么? 7.1 概述 第7章 数据域测量 多个位(bit)组成一个数据字。 用高低电平表示离散二进制 “1”和“0”。 ?数据字 一、数据域测量基本特点 例:串口数据 示波器测量波形特性,逻辑分析仪测量数据的时序和状态。 逻辑分析仪是数据域测试的通用仪器。 ?数据流 ?频率范围宽。 ?波形往往为单次或非周期性的。 ?数据流关系的测量。 ?时域测量。 多数据字按时序关系形成数据流。 二、逻辑分析与状态分析 逻辑分析与状态分析是数据域测量的两种基本模式。 1、逻辑分析 逻辑定时分析, ■ 逻辑分析的任务 ?记录并查验电路的逻辑电平随时间的变化。 因果定时分析 ?观察是否发生特定的触发事件。 ?分析逻辑事件(边沿)之间时间关系 多通道触发 ?反汇编解释微处理器正在运行的码流。 ?多总线相关性测量 分析总线与协议。 异步采集(按测试仪器内时钟) 采集并存储数字波形,分析并显示数字数据。 ■ 逻辑分析的功能 用于硬件调试。 与1比特分辨率的示波器波形相似,为逻辑波形(伪波形)。 2、状态分析 逻辑状态分析, 同步采集(按来自DUT的外时钟)。 ■ 状态分析的任务 ■ 状态分析的功能 监视处理器的运行。 软件调试与软硬件集成。 数据有效窗口,分析逻辑事件以及各种逻辑事件之间的关系。 ?分析操作程序 ?寻迹总线数值 ?追踪功能问题 ?追踪码流 保证捕获正确的数据。 三、穷举测试和随机测试 1、穷举测试 穷举测试矢量产生 被测电路 参考电路 比较 合格/失效 2、伪穷举测试 大的电路划分成数个子电路,对每个子电路进行穷举测试。 216 = 65536,28 + 28 = 512 电路划分: 多路开关 敏化划分:确定最小完全测试集 伪随机矢量序列产生 被测电路 参考电路 比较 合格/失效 例: 国际推荐的数据传输测试:伪随机序列码1+X5+X9 3、随机测试法 7.2 简易数据域测量方法 1、基本逻辑部件测量 +5V GND 与 被测部件 2、逻辑笔 3、逻辑夹 输入保护 探针 “0”电平 检测 “1”电平 检测 展宽 展宽 判“0” 判“1” 网络 驱动 指示灯 7.3 逻辑分析 一、基本组成 数据输入 时钟选择 高速数据存储 数据处理与显示 触发产生 被测数据 内时钟 外时钟 数据捕获 数据处理与显示 二、数据捕获 由输入探头、触发产生和数据存储三部分组成。 1、输入探头 输入探头分数据探头和时钟探头两种,结构大体相同。 时钟探头的输出驱动时序电路,产生捕捉数据用的系统时钟信号。 数据由取样电路来捕捉,数据输入只有在所选择时钟到来并满足触发条件时,才能存入高速存储器。 为检测不同逻辑电平的数字系统(如TTL、ECL、CMOS),门限电平VT可调节(自动,设置),一般为-10~+10V。 + _ Vin VT Latch Vout 内
文档评论(0)