multisim数字钟设计与仿真.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
multisim数字钟设计与仿真

吉首大学数字时钟的设计与仿真  目录  TOC \o 1-3 \h \z \u HYPERLINK \l _Toc276650826 1.设计要求 HYPERLINK \l _Toc276650831 2. 总电路图及工作原理 3.电路组成介绍 HYPERLINK \l _Toc276650832 3.1 脉冲形成电路 HYPERLINK \l _Toc276650833 3.2 分频电路 HYPERLINK \l _Toc276650834 3.3 60进制计数器及显示电路 HYPERLINK \l _Toc276650835 3.4 12进制计数器及显示电路 3.5 时间设置电路 HYPERLINK \l _Toc276650836 4. 电路的测试 HYPERLINK \l _Toc276650837 5. 分析与评价 HYPERLINK \l _Toc276650841 附录:元器件清单  1.HYPERLINK \l _Toc276650826 设计要求 本次设计任务是要求用Multisim12.0软件设计一个数字时钟电路,即用数字显示出时间结果。设计要求如下: (a)以数字形式显示时、分、秒。 (b)小时计时采用12进制的计时方式,分、秒采用60进制的计时方式。 (c)要求能够对时钟进行时间设置。 HYPERLINK \l _Toc276650831 2. 总电路图及工作原理 数字时钟的总电路图如下所示: 数字时钟工作原理:数字时钟电路由555振荡发生器、分频器、两个60进制分秒计数器、一个12进制小时计数器以及6个数字显示器组成。电路工作时由555振荡器产生频率为1000HZ的脉冲,经由三个74LS90D构成的千分频的分频器得到频率为1HZ的脉冲,脉冲输入计数电路(分秒由60进制计数电路计数,小时由12进制计数电路计数),然后将相应数字显示到数字显示器上即所要显示的时间。另外,时钟的时间设置可以通过三个与单刀双掷开关相连的时钟信号发生器来实现。 电路的设计流程图如下所示 分显示器 时显示器 秒显示器 时计数器 分计数器 秒计数器 分频器 时间设置电路 脉冲形成电路 3.电路组成介绍 HYPERLINK \l _Toc276650832 3.1 脉冲形成电路 脉冲形成电路为555计时器组成的振荡电路。考虑到时钟对精度要求较高,故在时钟电路中由555振荡电路产生频率为1KHz的脉冲信号,然后经过千分频的分频器分频产生1Hz脉冲。555振荡器的参数确定:T=0.7(R1+R2)C=1ms,f=1/t=1KHZ,故可令R1=1kΩ,R2=10KΩ,C=0.1uF。(以上设置在实际仿真的时候速度过慢,故在实际仿真中): 脉冲形成电路如下所示 HYPERLINK \l _Toc276650833 3.2 分频电路 分频电路是三个用十进制计数器74LS90串联而成的千分频的分频器。分频原理是在74LS90的输出端子中,从低位输入10个脉冲才从高位输出1个脉冲,这样一片74LS90就可以起十分频的作用,三个74LS90串联就构成了千分频的电路,输出的便是1HZ的标准脉冲信号。 分频电路如下所示: HYPERLINK \l _Toc276650834 3.3 60进制计数器及显示电路 在数字时钟电路中,分与秒的计数电路是由两个74LS90D组成的60进制的计数电路实现的。在下图中,U3是十进制计数器,U4的QD作为十进制的进位信号,74ls90计数器是十进制异步计数器,用置零的方法实现十进制计数,U4和与非门构成六进制,其中与非门输出进位信号。 HYPERLINK \l _Toc276650835 3.4 12进制计数器及显示电路 在数字时钟电路中,小时的计数电路是由两个74LS90D组成的12进制的计数电路实现的。如下图所示,计数电路由U1和U4俩部分组成。当时个位U1计数为2,U4计数为1时,两片74ls90复零,从而构成12进制计数。 3.5 时间设置电路 时间设置电路由一个单刀双掷开关与一个脉冲计数器组成。用单刀双掷开关切换计数功能与调时功能,另一端接计数器的脉冲输入端,开关置于函数发生器这一端便可以校时,置于计数器的进位端便是计时。不校正时间时开关都应打在与非门的那一端,校时时可用键盘操作改变开关的状态。如此,在时钟运行前及正在运行的过程中均可实现调时功能。 时间设置线路图如下所示(双掷开关左打调时,右打计数): 调时部分 4.电路的测试 (a)555振荡器产生的脉冲 (b)经过分频器产生的脉冲 (c)计数电路的测试 左掷 左掷 左掷

文档评论(0)

phl805 + 关注
实名认证
文档贡献者

建筑从业资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2023年05月12日上传了建筑从业资格证

1亿VIP精品文档

相关文档