- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第5章-VHDL-状态机
实 验 与 设 计 实验5-1. 序列检测器设计 实验5-2. ADC0809采样控制电路实现 实验5-3. 数据采集电路和简易存储示波器设计 实 验 与 设 计 图5-15 ADC0809采样电路系统:RSV.bdf 实 验 与 设 计 【例5-12】 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY CNT10B IS PORT (LOCK0,CLR : IN STD_LOGIC; CLK : IN STD_LOGIC; WE : IN STD_LOGIC; DOUT : OUT STD_LOGIC_VECTOR(8 DOWNTO 0); CLKOUT : OUT STD_LOGIC ); END CNT10B; ARCHITECTURE behav OF CNT10B IS SIGNAL CQI : STD_LOGIC_VECTOR(8 DOWNTO 0); SIGNAL CLK0 : STD_LOGIC; BEGIN CLK0 = LOCK0 WHEN WE=1 ELSE CLK; PROCESS(CLK0,CLR,CQI) BEGIN IF CLR = 1 THEN CQI = 000000000; ELSIF CLK0EVENT AND CLK0 = 1 THEN CQI = CQI + 1; END IF; END PROCESS; DOUT = CQI; CLKOUT = CLK0; END behav; 实 验 与 设 计 实验5-4. 比较器和D/A器件实现A/D转换功能的电路设计 【例5-13】 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY DAC2ADC IS PORT ( CLK : IN STD_LOGIC; --计数器时钟 LM311 : IN STD_LOGIC; --LM311输出,由PIO37口进入FPGA CLR : IN STD_LOGIC; --计数器复位 DD : OUT STD_LOGIC_VECTOR(7 DOWNTO 0) ;--输向0832的数据 DISPDATA : OUT STD_LOGIC_VECTOR(7 DOWNTO 0) );--转换数据显示 END; ARCHITECTURE DACC OF DAC2ADC IS SIGNAL CQI : STD_LOGIC_VECTOR(7 DOWNTO 0) ; BEGIN DD = CQI ; PROCESS(CLK, CLR, LM311) BEGIN IF CLR = 1 THEN CQI = ELSIF CLKEVENT AND CLK = 1 THEN IF LM311 = 1 THEN CQI = CQI + 1; END IF;--如果是高电平,继续搜索 END IF; --如果出现低电平,即可停止搜索,保存计数值于CQI中 END PROCESS; DISPDATA = CQI WHEN LM311=0 ELSE;--将保存于CQI中的数输出 END; 实 验 与 设 计 图5-16 比较器和D/A构成A/D电路框图 实验5-4. 比较器和D/A器件实现A/D转换功能的电路设计 KX康芯科技 实 验 与 设 计 (4) 实验内容2:引脚锁定及硬件测试。建议选GW48系统的实验电路模式6(参考附录图6),用数码8显示译码输出(PIO46-PIO40),键8、键7、键6和键5四位控制输入,硬件验证译码器的工作性能。 (5) 实验内容3:用第3章介绍的例化语句,按图5-19的方式连接成顶层设计电路(用VHDL表述),图中的CNT4B是一个4位二进制加法计数器,可以由例3-22修改获得;模块DECL7S即为例5-18实体元件,重复以上实验过程。注意图5-20中的tmp是4位总线,led是7位总线。对于引脚锁定和
您可能关注的文档
- 电机学-课件-教学PPT-作者-王秀和-孙雨萍-第05章-感应电机.pptx
- 电机学-课件-教学PPT-作者-王秀和-孙雨萍-第09章-直流电机的动态分析与运动控制.pptx
- 电机学-课件-教学PPT-作者-王秀和-孙雨萍-第04章-交流电机的共同问题.pptx
- 电梯调研报告-自动化专业毕业论文前期调研.docx
- 电气工程技术比武试题库.doc
- 电气工程开题报告-贯通同相供电系统运行维护技术研究.pptx
- 电气工程及其自动化毕业设计大论文-利用VB和数据库软件编程设计家电的控制与测试.docx
- 电气自动化论文-PLC控制三相异步电动机正反转设计.pdf
- 电潜泵在海洋开采中的应用分析开题报告.doc
- 电源系统的建模.pptx
- 2025年郴州思科职业学院中国近现代史纲要期末考试模拟题附答案.docx
- 2025年辽宁中医药大学杏林学院毛泽东思想和中国特色社会主义理论体系概论期末考试模拟题附答案.docx
- 2025年苏州经贸职业技术学院思想道德修养与法律基础期末考试模拟题必考题.docx
- 2025年盐城农业科技职业学院中国近现代史纲要期末考试模拟题附答案.docx
- 2025年青岛农业大学中国近现代史纲要期末考试模拟题及答案1套.docx
- 2025年石家庄铁路职业技术学院马克思主义基本原理概论期末考试模拟题附答案.docx
- 2025年黎明职业大学思想道德修养与法律基础期末考试模拟题必考题.docx
- 2025年青海师范大学思想道德修养与法律基础期末考试模拟题新版.docx
- 2025年长春建筑学院中国近现代史纲要期末考试模拟题及答案1套.docx
- 2025年湖北师范大学毛泽东思想和中国特色社会主义理论体系概论期末考试模拟题必考题.docx
原创力文档


文档评论(0)