基于Nios的数字图像处理.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于Nios的数字图像处理

精品论文 参考文献 基于Nios的数字图像处理 马毛粉1,李平惠2 (1、南阳师范学院物理与电子工程学院,河南南阳 473061;2、南阳市高级技工学校,河南南阳 473000) 摘要:本文是以Nios软核CPU为核心处理器,在FPGA中构建SOPC,实现原来主要由DSP器件才能完成的图像处理功能。系统采用软核CPU、DSP软模块、FPGA以及数字视频技术。从数字摄像头输入视频信号,送到FPGA中对数字图像信号进行处理,最后,在工业VGA显示器上显示图像。 关键词:Nios;图像采集;采集控制;图像处理 中图分类号:TP751 文献标识码:A 文章编号:1007-9599 (2010) 04-0000-02 Digital Image Processing Based On Nios Ma Maofen1,Li Pinghui2 (1.Physical amp; Electronic Engineering College,Nanyang Normal University,NanYang 473061,Chian;2.Advanced Technical School,Nanyang 473000,China) Abstract:The thesis construct SOPC system in FPGA based on NIOS soft core CPU to realize the image processing which only could be finished by DSP device.This system adopts the technology including soft core CPU,soft core of DSP,FPGA and digital video.The image signal comes from a digital camera,then sent to FPGA and deal with digital image signal.It is displayed on industry VGA monitor at last. Keywords:Nios;Image collects;Collection control;Image processing 一、概述 Nios嵌入式处理器是FPGA生产厂商Altera推出的软核(Soft Core)CPU,是一种面向用户,可以灵活定制的通用RISC(精简指令集架构)嵌入式CPU。Nios以软核的方式提供给用户,并且为在Altera的FPGA上实现作了优化,用于SOPC(片上可编程系统),最后在FPGA上实现。通俗地讲Nios是一个可由用户定义外围电路的处理器,硬件上相当于集成于FPGA中的一个IP核,SOPC是对其开发的软件环境,可以用C语言编程,而FPGA其他资源可以通过编程(VHDL/Verilog HDL/AHDL/Perl)实现其外围电路。 Nios具有在FPGA上实现一系列不同于普通嵌入式CPU系统的特性,它的外设可以灵活选择或增删、自定制用户逻辑外设、允许用户定制自己的指令集,设计者可以使用Nios加上外部的Flash、Sram等来构成一个嵌入式处理器系统。简单地说只要设计者遵循Nios的总线协议(Avalon)规范,编写出Nios外部器件或算法模块所对应的程序(IP),就可以集成到SOPC中,形成一个Nios系统。 SOPC_Builder是Altera公司专门为硬件设计人员开发的一套系统设计工具,通过它可以创建Nios CPU设计项目,从而为设计人员提供SOPC设计必需的软硬件设计平台,利用SOPC_Builder创建Nios系统。当用户使用SOPC_Builder创建一个新的Nios系统时,SOPC_Builder会为该系统自动生成一个后缀为PTF的文件,所有的系统设计信息都存储在该PTF文件中。当使用SOPC_Builder重新打开一个已有的系统时,SOPC_Builder会从并且只会从该PTF文件中读取系统具体设计信息。SOPC_Builder可以帮助设计者从IP库中寻找合适的IP并很快地集成一个系统,它采用图形用户界面(GUI)显示和组织IP模块,能够自动生成IP模块互连逻辑,并生成用于综合和模拟的文件,使设计者不需要考虑IP模块间的内部联系,可以轻松地完成整个系统设计。图1是采用nios CPU的系统框图。 图1 采用Nios CPU的系统图 二、系统结构 鉴于Nios的功能特点,系统的图像处理和时序控制均使用高性价比的FPGA芯片APEX-EP20K200E完成。该芯片有52个ESB块,总RAM位数为106496Bit,以Nios为核心处理器,构成

文档评论(0)

sheppha + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5134022301000003

1亿VIP精品文档

相关文档