- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
锁存器触发器
5.1 双稳态存储单元电路 5.3.3 利用传输延迟的触发器 5.3 触发器的电路结构和工作原理 5.3.1 主从触发器 5.3.2 维持阻塞触发器 *5.3.3 利用传输延时的触发器 5.3.4 触发器的动态特性 5.3 触发器的电路结构和工作原理 1. 锁存器与触发器 锁存器在E的高(低)电平期间对信号敏感 触发器在CP的上升沿(下降沿)对信号敏感 5.3 触发器的电路结构和工作原理 主锁存器与从锁存器结构相同 1. 电路结构 5.3.1 主从触发器 TG1和TG4的工作状态相同 TG2和TG3的工作状态相同 2. 由传输门组成的CMOS边沿D触发器 工作原理: TG1导通,TG2断开——输入信号D 送入主锁存器。 TG3断开,TG4导通——从锁存器维持在原来的状态不变。 (1) CP=0时: =1,C=0, Q?跟随D端的状态变化,使Q?=D。 工作原理: (2) CP由0跳变到1 : =0,C=1, 触发器的状态仅仅取决于CP信号上升沿到达前瞬间的D信号 TG3导通,TG4断开——从锁存器Q?的信号送Q端。 TG1断开,TG2导通——输入信号D 不能送入主锁存器。 主锁存器维持原态不变。 。 2. 典型集成电路 74HC/HCT74 中D触发器的逻辑图 74HC/HCT74的功能表 L H H ↑ H H H L L ↑ H H Qn+1 D CP H H × × L L H L × × L H L H × × H L Q D CP 输 出 输 入 国标逻辑符号 74HC/HCT74的逻辑符号和功能表 具有直接置1、直接置0,正边沿触发的D功能触发器 5.3.2 维持阻塞触发器 1. 电路结构与工作原理 C 置0维持线 响应输入D和CP信号 根据 确定触发器的状态 4 CP = 0 0 1 1 D D G1 1 C P Q 1 G2 G3 3 G 5 Q 2 Q 3 S R Q 4 D G 6 Q Q 2、工作原理 Qn+1=Qn D 信号进入触发器,为状态刷新作好准备 Q1 = D Q4= D D信号存于Q4 G4 4 当CP 由0 跳变为1 0 1 D D G 1 C P Q 1 G 2 G 3 G 5 Q 2 Q 3 S R G Q 4 D G 6 Q Q 1 0 0 D D 在CP脉冲的上升沿,触法器按此前的D信号刷新 4 当CP =1 在CP脉冲的上升沿到来瞬间使触发器的状态变化 D信号不影响 、 的状态,Q的状态不变 G 1 C P Q 1 G 2 G 3 G 5 Q 2 Q 3 S R G Q 4 D G Q Q 1 0 1 置1维持线 置0 阻塞线 1 1 0 0 2. 典型集成电路-----74LS74 ≥1 ≥1 CP J K Q Q G3 G4 G12 G13 G23 G22 G11 G21 S R 5.3.4 触发器的动态特性 动态特性反映其触发器对输入信号和时钟信号间的时间要求, 以及输出状态对时钟信号响应的延迟时间。 建立时间 保持时间 脉冲宽度 传输延时时间 传输延时时间 保持时间tH :保证D状态可靠地传送到Q 建立时间tSU :保证与D 相关的电路建立起稳定的状态,使触发器状态得到正确的转换。 最高触发频率fcmax :触发器内部都要完成一系列动作,需要一定的时间延迟,所以对于CP最高工作频率有一个限制。 触发脉冲宽度tW :保证内部各门正确翻转。 传输延迟时间tPLH和tPHL :时钟脉冲CP上升沿至输出端新状态稳定建立起来的时间 5.4.1 D 触发器 5.4 触发器的逻辑功能 5.4.2 JK 触发器 5.4.3 SR 触发器 5.4.4 D 触发器功能的转换 5.4.2 T 触发器 5.4 触发器的逻辑功能 不同逻辑功能的触发器国际逻辑符号 D 触发器 JK 触发器 T 触发器 SR 触发器 5.4.1 D 触发器 1. 特性表 1 1 1 0 0 1 1 1 0 0 0 0 Qn+1 D Qn 2. 特性方程 Qn+1 = D 3. 状态图 以触发器的现态和输入信号为变量,以次态为函数,描述它们之间逻辑关系的真值表 * 5 锁存器和触发器 5.1 双稳态存储单元电
您可能关注的文档
最近下载
- 标准图集-14J938-抗爆、泄爆门窗及屋盖、墙体建筑构造.pdf VIP
- JG_T196-2018:钢板桩实施规范.pdf VIP
- 2025新教材培训:新修订小学道德与法治统编教材的变化.docx VIP
- 沪教牛津版小学一至六年级英语单词汇总.pdf
- 2025年高考语文复习知识清单第七章古代诗歌鉴赏专题04:鉴赏诗歌表达技巧(学生版+解析).docx VIP
- (16)物体打击事故现场处置方案.docx VIP
- 2025年山西航空产业集团有限公司招聘考试笔试试题(含答案).docx
- 南航理论力学课件.pdf VIP
- 提高患者术前准备完善率医院护理品管圈QCC成果汇报.pptx VIP
- 免疫检查点抑制剂肾脏不良反应管理共识解读PPT课件.pptx VIP
文档评论(0)