基于Verilong-HDL自动售货机的设计与实现-Read.PDFVIP

基于Verilong-HDL自动售货机的设计与实现-Read.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于Verilong-HDL自动售货机的设计与实现-Read.PDF

Microcomputer Applications Vol. 21 , No. 5 ,2005     开发应用     微型电脑应用     2005 年第 21 卷第 5 期 ( ) 文章编号 :1007 - 757X 2005 05 - 0019 - 02 基于 Verilong - HDL 自动售货机的设计与实现 王雯隽 ① 摘  要 :Verilog 硬件描述语言能够用软年语言的方式描述硬件特性 ,并可用仿真方式完成电路的调试 ,使得硬件开发周期 和成本大大降低 ,本文介绍了 Verilog HDL 的特点和应用 ,并以自动售货机为例 ,详细说明了其实现过程 ,并给出了实现代码和 仿真波形。 关键词 :Verilog ;硬件描述语言 ; 自动售货机 中图分类号: TP399    文献标识码 :B ( )   近年来 ,随着电子系统设计自动化 EDA 和超大规模可 ·基本逻辑门,例如 and 、or 和 nand 等都内置在语言中。 ( ) 编程逻辑器件的快速发展 ,一类新型电子系统开发工具正在 ·用户定义原语 UDP 创建的灵活性。用户定义的原语 迅速普及 ,计算机设计和编程人员和电子器件厂家都在寻找 既可以是组合逻辑原语 ,也可以是时序逻辑原语。 一种工具 ,可以在芯片的设计人员和生产伙伴之间建立沟通 ·开关级基本结构模型,例如 pmos 和 nmos 等也被内置在 和交换数据的桥梁。其中就有很重要的一类开发软件工具 , 语言中。 ( ) ·提供显示语言结构指定设计中的端口到端口的时延及 即硬件描述语言 HDL 。目前 HDL 已经成为从事 EDA 的电 子工程师必须掌握的工具。 路径时延和设计的时序检查。 HDL 使得电路的编程和设计者能够自由表述客说明电 ·可以用三种不同方式或混合方式对设计建模。这些方 路特性 ,它可以描述和仿真任何电子元件的特性 ,这些元件的 式包括 :行为描述方式 —使用过程化结构建模 ;数据流方式 — 规模可以从单个门电路直到一块完整的多层印刷电路板 ,甚 使用连续赋值语句方式建模 ; 结构化方式 —使用门和模块实 至一个数据字符系统。HDL 的主要操作对象是高速集成电 例语句描述建模。 ( ) ( ) ·能够描述层次设计,可使用模块实例结构描述任何层 路 ASIC 和现场可编程门阵列 FPGAS 。HDL 的语言描述 ( ) 次。 是分层次的。其中比较重要的层次有系统级 System 、算法 ( ) ( ) ( ) ·Verilog HDL 语言的描述能力能够通过使用编程语言接 级 Algorithm 、寄存器传输级 RTL 、逻辑级 Logic 、门级 ( ) ( ) ( ) 口 PL I 机制进一步扩展。PL I 是允许外部函数访问 Verilog Gate 、电路开关级 Switch 设计等。由于综合器的编译与优 化功能越来越强大 , 目前一般的FPGA 设计代码

您可能关注的文档

文档评论(0)

wendang_12 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档