数字电子课程设计--数字钟.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子课程设计--数字钟

数字电子课程设计课题1.用VHDL语言设计一个能显示时.分.秒的数字电子钟。课题2.用VHDL设计路口交通灯控制逻辑电路。课程设计要求:1.数字电子钟设计要求:设计由晶振电路产生1Hz标准秒信号的单元电路 (实际秒脉冲由开发箱提供);数字钟功能1为数字钟;功能2为闹钟设置;功能3为数字跑表; 2.交通灯设计要求:满足一下时序要求:南北方向红灯亮,东西方向绿灯亮;南北方向绿灯亮,东西方向红灯亮;每一方向的红(绿)黄灯总共维持30秒;十字路口要有时间显示,具体为:当某一方向绿灯亮时,置显示器为30秒,然后以每秒减一技术方式工作,直至减到数为4秒时,红绿灯熄灭,黄灯开始间隙闪耀4秒,减到0时,红绿灯交换,一次工作循环结束,进入下一步另一方向的工作循环;红绿灯均采用发光二极管;设计由晶振电路产生1Hz标准秒信号的单元电路 (实际秒脉冲由开发箱提供);要求对整体电路进行仿真,观察并记录下仿真波形;选作部分:可以手动调整和自动控制,夜间为黄灯闪耀;选作部分:东西方向或南北方向上的绿灯亮变为红灯亮,中间插入黄灯闪耀4秒过度,而从红灯亮变为绿灯亮,不需要黄灯过度,直接由红灯变为绿灯;设计方案及整体电路的工作原理:1.数字电子钟的设计原理:数字电子钟的功能有三个,时钟.闹钟设置和跑表功能,要让三个功能独自运行互不干扰,却又只能在同一个显示器(6个七段显示器)上显示,就必须设计切换显示的功能。设a.b.c.d.e.f为输出外接显示器,分别代表秒.分.时,设信号a0.b0.C0....和信号a1.b1.c1....及a2.b2.c2....分别为实现时钟.跑表.闹钟设置的信号,当需要显示哪个是就把相应的信号赋值给外接显示器的输出端,从而实现切换显示。闹钟设置采用单脉冲计数的方法实现,跑表与时钟相识,不同之处在于时钟采用1Hz脉冲信号,跑表采用100Hz(自设分频器获得)脉冲信号。2.交通灯设计原理:交通灯的设计采用状态机编写,分3个状态,状态一为紧急状态,所有红灯亮,黄绿灯停,时间停留在30秒。(只由手动控制)状态二:南北行,东西停,即南北红灯不亮,绿灯亮,东西红灯亮绿灯不亮。状态三与状态二相反。在1Hz的时钟脉冲信号驱动下,当显示倒计时减到0时当前状态跳转到下一状态。黄灯闪耀原理:设计分频器获得100Hz脉冲信号,定义计数器,从1到100,当计数器小于35时赋值给变量y为0,大于35时赋值y为1,然后将y赋值给黄灯。--数字钟设计总结报告一.方案设计与论证方案:编写一个可控的时钟,闹铃功能,跑表功能,可分三个进程 最后根据输入信号的不同 判断实施哪项功能。二.VHDL语言编程LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;USE IEEE.STD_LOGIC_ARITH.ALL;ENTITY shizhong ISPORT(CLK,CLK2,CLK3,S,M,N,MQ,MT:in std_logic;:对输入输出信号的定义 X1,X3,X5:out std_logic_vector(3 downto 0); X2,X4:out std_logic_vector(3 downto 0); deng:out std_logic; X6:out std_logic_vector(3 downto 0));END shizhong;ARCHITECTURE one OF shizhong ISSIGNAL H,a1,a3,a5,b1,b3,b5,c1,c3,SZ:std_logic_vector(3 downto 0);SIGNAL a2,a4,b2,b4,c4,c2,XZ:std_logic_vector(3 downto 0);SIGNAL c5,c6,a6,b6:std_logic_vector(3 downto 0);SIGNAL CLK1,CLK_100:std_logic;signal r:std_logic_vector(24 downto 0);signal r0:std_logic_vector(24 downto 0);BEGINp0:PROCESS(CLK)BEGINif CLKevent and clk=1thenif r0hen CLK1=1;r0=0000000000000000000000000; :分频每一秒一个脉冲Else CLK1=0;r0=r0+1;end if;end if;if CLKevent and CLK=1thenifr=200000then CLK_100=1;r=0000000000000000000000000;else CLK_100=0;r=r

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档