网站大量收购独家精品文档,联系QQ:2885784924

eda讲义——7个.docVIP

  1. 1、本文档共31页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验一 maxplusII软件的初步使用(图形的设计) 一、实验目的: 1、初步掌握Max+PlusII软件的基本操作与应用。 2、初步了解可编程器件的设计全过程。 二、实验仪器: 电脑一台 实验箱一个 三、实验内容: (一)设计输入: 1、软件的启动:单击“开始”进入“程序”选中“Max+PlusII 10.1 BASELINE”,打开“”MaxplusII软件,如图1.1-1所示。 2、启动File\New菜单,弹出设计输入选择窗口,如图1.1-2所示: 3、选择Graphic Editor File,单击OK,打开原理图编辑器,进入原理图设计输入电路编辑状态。如图1.1-3所示。 4、设计输入 1)放置一个器件在原理图上 0 b、在光标处输入元件名称(如:input,output,and2,and3,nand2,or2,not,xor,dff等)或用鼠标点击库元件,按下OK即可。 c、如果安放相同的元件,只要按住Ctrl键,同时用鼠标按左键拖动该元件复制即可。 d、一个完整的电路包括:输入端口input、电路元件集合、输出端口output。 e、图1.1-5为3-8译码器元件安放结果。 2)添加连线到器件的引脚上:把鼠标移到元件引脚附近,则鼠标自动由箭头变为十字,按住鼠标左键拖动,即可画出连线。3-8译码器原理图连线后如图1.1-6所示。 3)标记输入/输出端口属性 分别双击输入端口的“PINNAME”,当变成黑色时,即可输入标记符并回车确认;输出端口标记方法类似。本译码器的三输入端分别标记为:A、B、C;其八输出端分别为:D0、D1、D2、D3、D4、D5、D6、D7。如图1.1-7所示。 4)保存原理图 单击保存按钮图表,对于新建文件,出现类似文件管理器图框,请选择保存路径/文件名称保存原理图,原理图的扩展名为.gdf,本实验中取名为test1.gdf。(注意:新建项目,一定要建立一个专门的文件夹保存项目文件,在编译过程中将有大量新文件产生。) 5)点击File\Project\Set project to current File设置此项目为当前项目文件,如图1.1-8所示。注意此操作在你打开几个原有项目文件时尤为重要,否则编译时容易出错 。 至此,你已完成了一个电路的原理图的设计输入过程。 (二)电路的编译与适配 1、选择芯片型号 选择当前项目文件欲设计实现的实际芯片进行编译适配,单击Assign|Device菜单选择芯片,如图1.2-1所示。 如果此时不选择适配芯片的话,该软件将自动把所有适合本电路的芯片一一进行编译适配,这将费你许多时间。该例程中我们选用CPLD芯片来实现,如用MAX7000S系列的EPM7128SLC84-15芯片;同样也可以用FPGA芯片来实现,你只需在下面的对话框中指出具体芯片型号即可。注意如果将该列表下方标有“Show only Fastest Speed Grades”选项的“√”消去,以便显示出所有速度级别的器件。完成选择后单击“OK”按钮。 2、编译适配 启动MaxplusII\Compiler菜单,按Start开始编译,并显示编译结果,生成下载文件。如果编译时选择的芯片是CPLD,则生成*.pof文件;如果是FPGA芯片的互阿,则生成*.sof文件,以被硬件下载编程时调用。同时生成*.rpt报告文件,可详细察看编译结果。如果有错误待修改后再进行编译适配,如图12-2所示。注意此时在主菜单栏里的Processing菜单下有许多编译时的选项,视实际情况选择设置。 如果你设计的电路顺利地通过了编译,在电路不复杂的情况下,就可以对芯片进行编程下载,测试硬件。如果你的电路有足够复杂,那么其仿真就显得非常必要。 (三)电路仿真与时序分析 MaxplusII教学版软件支持电路的功能仿真(或称前仿真)和时序分析(或称后仿真)。众所周知,开发人员在进行电路设计时,非常希望有比较先进的高效的仿真工具出现,这将为你的设计过程节约很多时间和成本。由于EDA工具的出现,和它所提供的强大的(在线)仿真功能迅速地得到了电子工程设计人员的青睐,这也是当今EDA(CPLD/FPGA)技术非常火爆的原因之一。下面就MaxpluII软件仿真功能的基本应用在本实验中作一初步介绍,在以后的实验例程中将不再一一介绍。 一)添加仿真激励波形 1、启动MaxplusII\Wavefrom Editor菜单,进入波形编辑窗口,如图1.3-1所示。 2、将鼠标移至空白处并单击右键,出现如图13-2所示对话窗口。 3、选择Enter Nodes from SNF选项,并按左键确认,出现1.3-3所示对话框,单击“”和“”按钮,选择欲仿真的I/O管脚。 4、单击OK按钮,列出仿真电路的输入、输出管脚图,如图1.3-4所

文档评论(0)

nuvem + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档