EDA可编程逻辑器件原理总复习.ppt

  1. 1、本文档共89页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
可变程逻辑器件总复习 巩固知识要点 使知识活起来 (以上机、习题、课堂练习为核心) 第一章 概述 概念: EDA、 ASIC、 CPLD 、 FPGA、 SOC、SOPC、IP CORE EDA(Electronic Design Automation电子设计自动化) ASIC(Applicaion Specific Integrated Circuit专用集成电路) CPLD(Complex Programmable Logic Device)复杂可编程逻辑器件 FPGA(Filed Programmable Gate Array)现场可编程门阵列 VHDL(Very-High-Speed Integrated Circuit HardwareDescription Language) SOC(System on Chip,片上系统) SOPC (System on Programmable Chip)可编程片上系统 IP CORE(Intellectual Property Core)知识产权核 第二章 EDA设计流程及其工具 要点: 设计流程 大规模可编程逻辑器件的设计流程(p16) 1、设计输入(Design Entry) 2、设计实现 3、器件编程 习题 P29:2.1 第三章 FPGA\CPLD结构与应用 概念: PLD、 PROM、 LUT、在系统可编程技术、边界扫描测试技术、JTAG标准、菊花链 PLD ( Programmable Logic Device)可编程逻辑器件 PROM(Programmable Read Only Memory)可编程只读存储器 LUT(Look Up Table)查找表 JTAG(Joint Test Action Group)联合测试小组 可编程逻辑器件(PLD)的分类 四种PLD的结构特点 基于乘积项的CPLD结构 FPGA:基于LUT查找表 CPLD与FPGA比较 边界扫描测试技术P50(旧54) JTAG(Joint Test Action Group)是1985年制定的检测PCB和IC芯片的一个标准,1990年被修改后成为IEEE的一个标准,即IEEE1149.1-1990。通过这个标准,可对具有JTAG口芯片的硬件电路进行边界扫描和故障检测。 在系统可编程技术 ?? 2.对于基于查找表技术(Look-Up table)技术,SRAM工艺的FPGA,由于SRAM工艺的特点,掉电后数据会消失,因此调试期间可以用下载电缆配置PLD器件,调试完成后,需要将数据固化在一个专用的EEPROM中(用通用编程器烧写),上电时,由这片配置EEPROM先对PLD加载数据,十几个毫秒后,PLD即可正常工作。(亦可由CPU配置PLD)。但SRAM工艺的PLD一般不可以加密。 ?? 3.还有一种反熔丝(Anti-fuse)技术的FPGA,属于一次性编程技术。 FPGA的配置方式 使用PC平行口 使用EPROM、FLASH ROM或专用配置器件 使用单片机 习题 P68:3.2、3.3、3.5 第四章 VHDL简介 库 (LIBRARY) ?

文档评论(0)

xingyuxiaxiang + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档