小型数字控制系统class20161.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
小型数字控制系统class20161

数字钟的器件 CD4518(双模十计数器) X 6 CD4011(四-2输入与非门) X 6 CD4012 (二-4输入与非门)X 2 100KHz晶体 Buzzer 阻、容若干 串并-并串转换器要求 4位串行收发电路 发端:并串转换 收端:串并转换 两部分由数据线、时钟线和地线——三线相连 收发端各用一位7段显示器验证转换结果 可用单脉冲移位,也可用连续脉冲移位 串并-并串转换器框图 振荡器 移存器 (4bit) 译码/驱动 手动/自动 4脉冲发生器 计数器 (4bit) 时钟脉冲 并行置入 2Hz 移存器 (4bit) 译码/驱动 串行数据输出 地线 并行输出 并行输出 Ucc R SW2 Ucc R SW1 Ucc R SW3 置数 传数 控制预置/移位 五个状态: 74LS194 发端: 收端: 74LS93 74LS48 时钟 振荡器:555 手动/自动选择:2-1MUX 振荡器 手动/自动 4脉冲发生器 2Hz Ucc R SW2 串并-并串转换器 4位移存器用74LS194 发端BCD产生用74LS93 7段译码器用74LS48 开关用防抖开关用4-RS Latch 74LS279 连续时钟用555 四时钟产生:自己设计 串并-并串转换器 NE555, 用于产生2Hz时钟信号 74LS93 X 1 74LS194 X 2 74LS00 X 1 74LS163 X 1 74LS04 X 1 74LS08 X 1 74LS48 X 2 74LS279 (4 RS Latch) 7段LEDX 2 阻、容若干 串并、并串转换 也可用第六章习题6.31、6.32、6.33的电路构成四位数据传输系统 调试 所有调试工作均用示波器完成 速率很慢,如何用示波器调试? 改变速率,用快时钟调试 正常后再改用正常时钟 逐块调试,最后连接 计数器’163工作不正常怎么办? 在该芯片的电源与地之间跨接一10u电容 最后用示波器把信号的同步关系测量并画出来 其它可使用TTL器件 74LS00 四2 与非门 74LS02 四2 或非门 74LS06 六 反相器(OC) 74LS08 四 2 与门 74LS10 三3 与非门 74LS11 三 3 与门 74LS20 双 4 与非门 74LS21 双4 与非 74LS32 四2 或门 74LS48 BCD?7段显示译码器 74LS74 双 D FF 74LS86 四2 异或门 74LS112 双 JK FF 74LS138 3-8 译码器 74LS151 8-1 MUX 74LS153 双4-1多路选择器 74LS157 四 2-1 MUX 74LS161 4 bit 同步计数器 74LS163 4 bit 同步计数器 74LS164 8 bit 串入/并出移存器 74LS194 通用4位移存器 74LS373 8 D FF 74LS90 2-5-10异步计数器 其它CMOS器件 CD4008 4位全加器 CD4011 四2 与非门 CD4012 四 2 与非门 CD4013 双 D FF CD4014 8 bit 串入/并出移存器 CD4022 八进计数器/分配器 CD4023 三3 与非门 CD4027 双 JK FF CD4028 4-10 译码器 CD4060 14位二进计数器 CD4066 四双向计数器 CD4069 六 反相器 CD4070 四2 异或门 CD4071 四2 或门 CD4072 双 4 入或门 CD4073 三 3 与门 CD4081 四 2 与门 CD4082 双4入与门 CD40147 4-10优先编码器 CD40192 双十进计数器 CD4512 8-1数据选择器 CD4585 4位比较器 预习报告 课程设计预习报告应包括: 用A4纸,封面必须是学院的封面! 系统描述:系统要完成的功能描述 设计过程:总系统的组成框图,每个子系统的功能描述 设计结果:子系统逻辑图,标有引脚号的系统逻辑总图 可以用学过的软件仿真,以帮助调试过程 所需器件清单、设备 课程设计报告:可在预习报告上加实验结果和小结 Ok! 逻辑图 报告 课程设计预习报告应包括: 系统描述:系统要完成的功能描述 设计过程:总系统的组成框图,每个子系统的功能描述 设计结果:子系统逻辑图,标有引脚号的总系统逻辑图 实验结果:控制器同步时序图;实验中遇到的问题及解决办法 心得体会 所需器件清单、设备 时间安排 1月11日—1月17日,共1周 设计时间(1.8-1.11):做出预习报告,准备进实验室 1.11下午2:00-4:00答疑,在4-304 时间安排 1月12日上午8:30全体同学将预习报告交到4

文档评论(0)

173****7830 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档